<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> arm+fpga

2005年4月6日,ICC向消費電子產(chǎn)品設計提供ARM處理器的平臺

  •   2005年4月6日 ICC向消費電子產(chǎn)品設計提供Java優(yōu)化的基于A(yíng)RM處理器的平臺。ARM926EJ-S處理器和E TM9調試技術(shù)將提高消費電子產(chǎn)品的Java的性能并縮短產(chǎn)品上市時(shí)間。
  • 關(guān)鍵字: ARM  處理器  

基于A(yíng)D9430的數據采集系統設計

  • 摘   要:本文介紹了高速ADC AD9430的功能,詳細說(shuō)明了使用高速FPGA來(lái)控制AD9430構成高速(140MSPS)、高精度(12位)數據采集系統的設計方法,并給出了具體實(shí)現的系統框圖和測試結果。關(guān)鍵詞:數據采集;FPGA;AD9430引言結合實(shí)際任務(wù)的要求,本文提出了一種基于A(yíng)D9430的高速數據采集系統,主要用于采集雷達回波。在這個(gè)系統中,選用高速邏輯器件控制A/D轉換和FIFO存儲,同時(shí)通過(guò)FPDP(Front Panel Data Port)總線(xiàn)將采集的數據發(fā)送出去。由
  • 關(guān)鍵字: AD9430  FPGA  數據采集  

基于FPGA的非對稱(chēng)同步FIFO設計

  • 摘    要:本文在分析了非對稱(chēng)同步FIFO的結構特點(diǎn)及其設計難點(diǎn)的基礎上,采用VHDL描述語(yǔ)言,并結合FPGA,實(shí)現了一種非對稱(chēng)同步FIFO的設計。關(guān)鍵詞:非對稱(chēng)同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一種常用于數據緩存的電路器件,可應用于包括高速數據采集、多處理器接口和通信中的高速緩沖等各種領(lǐng)域。然而在某些應用,例如在某數據采集和處理系統中,需要通過(guò)同步FIFO來(lái)連接8位A/D和16位數據總線(xiàn)的MCU,但是由于目前同步FIFO器件的輸入與輸
  • 關(guān)鍵字: BlockRAM  DLL  FPGA  VHDL  非對稱(chēng)同步FIFO  存儲器  

基于FPGA的高速數字鎖相環(huán)的設計與實(shí)現

  • 摘    要:本文提出了一種利用邊沿觸發(fā)鑒相縮短鎖相環(huán)捕獲時(shí)間的方案,并詳細介紹了該方案基于FPGA的實(shí)現方法。通過(guò)對所設計的鎖相環(huán)進(jìn)行計算機仿真和硬件測試,表明該方案確實(shí)可以提高鎖相環(huán)的捕獲性能。關(guān)鍵詞:數字鎖相環(huán)(DPLL);捕獲時(shí)間;FPGA;VHDL引言捕獲時(shí)間是鎖相環(huán)的一個(gè)重要參數,指的是鎖相環(huán)從起始狀態(tài)到達鎖定狀態(tài)所需時(shí)間。在一些系統中,如跳頻通信系統,由于系統工作頻率不斷地發(fā)生快速變化(每秒幾百次到幾千次,甚至高達上萬(wàn)次),要求鎖相環(huán)能夠對信號相位快速捕獲。因此
  • 關(guān)鍵字: FPGA  VHDL  捕獲時(shí)間  數字鎖相環(huán)(DPLL)  

2005年3月2日,華大電子獲ARM922T處理器授權

  •   2005年3月2日 華大電子獲ARM922T處理器授權,用于SoC設計。中國領(lǐng)先的IC設計公司選擇ARM架構以滿(mǎn)足本地市場(chǎng)對先進(jìn)電子產(chǎn)品的需求。
  • 關(guān)鍵字: ARM  處理器  SoC  

2005年2月22日,深圳國微技術(shù)獲ARM7TDMI處理器授權

  •   2005年2月22日 深圳國微技術(shù)獲A R M7T D MI處理器授權,研制CAM卡。通用機卡分離CAM卡為消費者帶來(lái)更多更好的高清電視和機頂盒的選擇。
  • 關(guān)鍵字: ARM  處理器  

集系統級FPGA芯片XCV50E的結構與開(kāi)發(fā)

  • VirtexE系列是XILINX公司生產(chǎn)的新型FPGA芯片,可用來(lái)進(jìn)行數十萬(wàn)邏輯門(mén)級的系統設計和百兆赫茲級的高速電路設計。
  • 關(guān)鍵字: FPGA  50E  XCV  50    

基于FPGA的光柵尺信號智能接口模塊

  • 介紹了一種基于A(yíng)LTERA公司大規??删幊踢壿嬈骷﨓PF10K10的多功能光柵尺處理品電路。敘述了該電路的主要電路――四倍頻細分、辨向電路、計數電路、接口處理電路的設計原理,風(fēng)時(shí)給出了詳細的電路和仿真波形。
  • 關(guān)鍵字: FPGA  光柵  信號  模塊    

基于FPGA的同步測周期高精度數字頻率計的設計

  • 摘    要:本文介紹了一種同步測周期計數器的設計,并基于該計數器設計了一個(gè)高精度的數字頻率計。文中給出了計數器的VHDL編碼,并對頻率計的FPGA實(shí)現進(jìn)行了仿真驗證,給出了測試結果。關(guān)鍵詞:頻率計;VHDL;FPGA;周期測量 在現代數字電路設計中,采用FPGA結合硬件描述語(yǔ)言VHDL可以設計出各種復雜的時(shí)序和邏輯電路,具有設計靈活、可編程、高性能等優(yōu)點(diǎn)。本文將介紹一種基于FPGA,采用同步測周期的方法來(lái)實(shí)現寬頻段高精度數字頻率計的設計。 圖1 同步測周期計數器
  • 關(guān)鍵字: FPGA  VHDL  頻率計  周期測量  

2005年1月25日,大唐微電子拓展與ARM合作

  •   2005年1月25日 大唐微電子拓展與ARM合作,最新授權用于通信及多媒體應用平臺開(kāi)發(fā)。低功耗、高性能并集成了Jazelle技術(shù)的ARM926EJ處理器將令中國領(lǐng)先的集成電路設計公司如虎添翼。
  • 關(guān)鍵字: ARM  處理器  

軟體當家的硬體設計走向

  • 在過(guò)去,想獲得更隹的嵌入式產(chǎn)品功能,設計者想到的不二法門(mén)往往是采用更新一代的晶片制程技術(shù),要不然,這樣的硬體設計取向至少能提供更小的尺寸,或更低的成本,而維持一定的功能水準
  • 關(guān)鍵字: 嵌入式  FPGA  DSP  

Cyclone II FPGA滿(mǎn)足低成本大批量應用需求

  • 2004年8月A版   Altera公司推出新款Cyclone II系列FPGA器件。Cyclone II FPGA的成本比第一代Cyclone器件低30%,邏輯容量大了三倍多,可滿(mǎn)足低成本大批量應用需求。 市場(chǎng)驅動(dòng)力   隨著(zhù)低復雜度FPGA器件成本的不斷下降,具有靈活性和及時(shí)面市優(yōu)勢的FPGA與 ASIC相比更有競爭性,在數字消費市場(chǎng)上的應用也急劇增加。第一代Cyclone系列迄今發(fā)售了3百多萬(wàn)片,在全球擁有3,000多位客戶(hù),對大批量低成本數字消費市場(chǎng)有著(zhù)巨大的影響,該市場(chǎng)消納了三分之一的器件
  • 關(guān)鍵字: FPGA  嵌入式  

32位ARM內核微處理器W90N740及其應用

  • 32位ARM內核微處理器W90N740及其應用,在對ARM體系結構進(jìn)行分析的基礎上,介紹了32位ARM核處理器W90N740的結構特點(diǎn)和優(yōu)異性能
  • 關(guān)鍵字: 及其  應用  W90N740  微處理器  ARM  內核  32位  

基于FPGA的HDLC轉E1傳輸控制器的實(shí)現

  • 摘    要:本文介紹了一種用FPGA實(shí)現的HDLC轉E1的協(xié)議控制器,能實(shí)現將速率為N
  • 關(guān)鍵字: E1  FPGA  HDLC  幀結構  

ARM微控制器LPC210X的LCD接口技術(shù)

  • ARM微控制器LPC210X的LCD接口技術(shù),本文分別以GPI0口直接連接、串行轉換連接、CPLD分部連接三種方法闡述了無(wú)外部總線(xiàn)的Philips ARM微控制器LPC210X與點(diǎn)陣圖形液晶顯示器的接口設計,并給出硬件電路框圖和主要程序。
  • 關(guān)鍵字: 接口  技術(shù)  LCD  LPC210X  控制器  ARM  
共10197條 672/680 |‹ « 670 671 672 673 674 675 676 677 678 679 » ›|

arm+fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條arm+fpga!
歡迎您創(chuàng )建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>