<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> altera

Altera的SoC FPGA正在落地,下一代倡導精細粒度計算

  •   不久前,Altera公司在深圳舉辦了Altera SoC開(kāi)發(fā)者論壇(ASDF)。此活動(dòng)一共在全球三地舉辦—美國硅谷、德國法蘭克福和中國深圳。會(huì )上,合作伙伴、開(kāi)發(fā)者和工程師匯聚一堂,交流基于A(yíng)RM的SoC FPGA應用,以及探討下一代精細粒度異構計算及產(chǎn)品。Altera SoC已有二百多電機案例  Altera嵌入式處理營(yíng)銷(xiāo)資深總監Chris Balough稱(chēng),Altera SoC開(kāi)發(fā)已有5年。Intel即將收購Altera,Intel已承諾持續支持Altera發(fā)展ARM處理器及下一代FPGA。原因之一
  • 關(guān)鍵字: Altera  ASDF  201512  

采用三柵極技術(shù)FPGA的突破性?xún)?yōu)勢

  •   引言  2013年2月,Altera公司與Intel公司共同宣布了Altera下一代最高性能FPGA產(chǎn)品的生產(chǎn)將獨家采用Intel的14nm 3D Tri-Gate(三柵極)晶體管技術(shù)。這使得Altera成為當前采用最先進(jìn)、最高性能半導體技術(shù)的獨家專(zhuān)業(yè)FPGA供應商。本文介紹了三柵極及相關(guān)技術(shù)的歷史與現狀,以便了解三柵極技術(shù)對高性能FPGA性能的影響,以及其在數字電路速度、功率以及生產(chǎn)方面有何種程度的優(yōu)勢?! 【w管設計的背景  1947年,貝爾實(shí)驗室展示了第一支晶體管,采用的是鍺
  • 關(guān)鍵字: Altera  FPGA  

Altera Stratix 10 DRAM SIP突破帶寬瓶頸

  •   計劃于2017年出貨的最新的Stratix?10?DRAM?SiP產(chǎn)品將采用存儲器廠(chǎng)商現代公司的HBM?DRAM內存,通過(guò)英特爾先進(jìn)的嵌入式多裸片互連橋接(EMIB)技術(shù),將FPGA、MCU、DSP以及DRAM等其他功能模塊集成在2.5D的SiP封裝內,實(shí)現一個(gè)異構多核的SoC?FPGA產(chǎn)品。相對于目前的分立DRAM解決方案,Stratix?10?DRAM?SiP的存儲器帶寬提高了10倍?! “殡S著(zhù)客戶(hù)對系統的要求不斷攀升
  • 關(guān)鍵字: Altera  Stratix   

Altera公開(kāi)業(yè)界第一款集成了HBM2 DRAM和FPGA的異構SiP器件

  •   Altera公司今天公開(kāi)業(yè)界第一款異構系統級封裝(SiP,System-in-Package)器件,集成了來(lái)自SK Hynix的堆疊寬帶存儲器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類(lèi)器件,其特殊的體系結構設計滿(mǎn)足了高性能系統對存儲器帶寬最嚴格的要求。   數據中心、廣播、固網(wǎng)和高性能計算等系統要處理的數據量不斷攀升,需要的帶寬非常高。相對于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的存儲器帶寬提
  • 關(guān)鍵字: Altera  DRAM  

Altera功能安全包與靈活的FPGA相結合,實(shí)現“鎖步”處理器解決方案,降低了風(fēng)險,促進(jìn)產(chǎn)品及時(shí)面市

  •   Altera公司今天宣布,開(kāi)始提供面向Nios? II嵌入式處理器的Altera?功能安全鎖步解決方案,這一解決方案降低了設計周期風(fēng)險,幫助系統設計人員簡(jiǎn)化工業(yè)和汽車(chē)安全應用的認證。Altera與意大利比薩的功能安全領(lǐng)先供應商YOGITECH聯(lián)合開(kāi)發(fā)的鎖步解決方案采用了Altera FPGA、SoC,認證工具流程,以及YOGITECH的知識產(chǎn)權(IP)內核。這一解決方案幫助客戶(hù)在A(yíng)ltera FPGA中輕松實(shí)現SIL3安全設計,包括低成本Cyclone? V&n
  • 關(guān)鍵字: Altera  FPGA  

Altera公開(kāi)業(yè)界第一款集成了HBM2 DRAM和FPGA的異構SiP器件

  •   Altera公司(Nasdaq)公開(kāi)業(yè)界第一款異構系統級封裝(SiP,System-in-Package)器件,集成了來(lái)自SK Hynix的堆疊寬帶存儲器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類(lèi)器件,其特殊的體系結構設計滿(mǎn)足了高性能系統對存儲器帶寬最嚴格的要求。   數據中心、廣播、固網(wǎng)和高性能計算等系統要處理的數據量不斷攀升,需要的帶寬非常高。相對于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的
  • 關(guān)鍵字: Altera  FPGA  

Altera公開(kāi)業(yè)界第一款集成了HBM2 DRAM和FPGA的異構SiP器件

  •   Altera公司今天公開(kāi)業(yè)界第一款異構系統級封裝(SiP,System-in-Package)器件,集成了來(lái)自SK Hynix的堆疊寬帶存儲器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類(lèi)器件,其特殊的體系結構設計滿(mǎn)足了高性能系統對存儲器帶寬最嚴格的要求。   數據中心、廣播、固網(wǎng)和高性能計算等系統要處理的數據量不斷攀升,需要的帶寬非常高。相對于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的存儲器帶寬提
  • 關(guān)鍵字: Altera  FPGA  

ASDF:精細粒度異構助力創(chuàng )新, Altera將進(jìn)入大FPGA時(shí)代

  •   “數十個(gè)合作伙伴,數百家客戶(hù),數千計的工程師,這三股強大的力量構成了Altera SoC大的生態(tài)系統,也是Altera在SoC領(lǐng)域投入5年所獲得的成就。”Altera公司嵌入式處理營(yíng)銷(xiāo)資深總監Chris Balough在一年一度的Altera SoC開(kāi)發(fā)者大會(huì )上自豪地表示。   
  • 關(guān)鍵字: Altera  FPGA  

Altera榮獲Frost & Sullivan全球FPGA技術(shù)創(chuàng )新領(lǐng)先獎

  •   Altera公司榮獲分析公司Frost & Sullivan的全球FPGA技術(shù)創(chuàng )新領(lǐng)先獎,表彰Altera在技術(shù)特性和未來(lái)業(yè)務(wù)價(jià)值方面更勝一籌。該獎項彰顯Altera在其Arria® 10 FPGA中實(shí)現IEEE 754單精度硬核浮點(diǎn)DSP (數字信號處理)模塊——處理速率高達1.5 TFLOPS (每秒萬(wàn)億次浮點(diǎn)運算),進(jìn)一步提高了數字系統設計的能效和生產(chǎn)效率。Altera的可編程器件幫助客戶(hù)針對大數據和搜索應用、數據中心加速、軍事通信和高性能計算等需要高精度
  • 關(guān)鍵字: Altera  FPGA  

Altera新版Quartus Prime設計軟件延續了設計性能和效能的領(lǐng)先優(yōu)勢

  •   Altera公司今天發(fā)布Quartus® Prime設計軟件,標志著(zhù)新一代可編程邏輯器件設計效能新時(shí)代的來(lái)臨。Altera新的軟件環(huán)境構建在公司成熟可靠而且用戶(hù)友好的Quartus II軟件基礎上,采用了新的高效能Spectra-Q™引擎。新的Quartus Prime設計軟件經(jīng)過(guò)優(yōu)化,減少了設計迭代,其編譯時(shí)間是業(yè)界最快的,提高了硅片性能,從而增強了FPGA和SoC FPGA設計過(guò)程。   Altera軟件和IP營(yíng)銷(xiāo)資深總監Alex Grbic說(shuō):“我們的軟件工具性
  • 關(guān)鍵字: Altera  Quartus   

Altera:通信領(lǐng)域,我們做得更好

  •   EEPW:我想了解一下Patrick Dorsey先生對英特爾收購了Altera的一些看法,其次就是Altera也是OpenPower的一個(gè)成員,因為加入了Intel之后,Altera這邊會(huì )不會(huì )繼續跟OpenPower合作。   Patrick Dorsey:就像您所說(shuō)的,我們也是OpenPower機構的一個(gè)成員。關(guān)于我們的看法,我們FPGA會(huì )繼續支持不同的架構,包括ARM架構,Power架構還有Intel自己的架構。   6月份我看我們的新聞發(fā)布宣布我們的OpenCL這個(gè)工具可以支持普通的架構,
  • 關(guān)鍵字: Altera  FPGA  

歐盟無(wú)條件批準英特爾167億美元收購Altera交易

  •   北京時(shí)間10月14日晚間消息,歐盟今日宣布,已無(wú)條件批準英特爾收購Altera交易。   英特爾今年6月1日宣布,將以約167億美元的現金收購可編程邏輯芯片巨頭Altera。這是英特爾迄今為止進(jìn)行的最大規模的并購交易,旨在強化公司的數據中心芯片業(yè)務(wù),開(kāi)發(fā)用于汽車(chē)、智能手表和其他“物聯(lián)網(wǎng)”設備芯片。   歐盟表示,這筆交易不存在任何競爭問(wèn)題,因此無(wú)條件批準。歐洲反壟斷專(zhuān)員瑪格麗特·維斯塔格(MargretheVestager)今日在一份聲明中稱(chēng):“我
  • 關(guān)鍵字: 英特爾  Altera  

Altera與Intrinsic-ID合作,開(kāi)發(fā)世界上最安全的高端FPGA

  •   Altera公司和Intrinsic-ID公司——物理不可克隆功能(“PUF”)技術(shù)的領(lǐng)先供應商,宣布雙方在A(yíng)ltera Stratix 10 FPGA和SoC高級安全解決方案集成上展開(kāi)合作?;赑UF的密鑰存儲是目前很多國防和基礎設施應用的新需求,要求安全的捆綁軟件和硬件功能,防止系統被克隆。Intrinsic-ID的PUF技術(shù)集成在Stratix 10 FPGA和SoC中,極大的增強了器件的安全特性,滿(mǎn)足了系統中使用的所有元器件日益增長(cháng)的安全需求。
  • 關(guān)鍵字: Altera  Intrinsic-ID  

歐盟將無(wú)條件批準英特爾收購Altera

  • 6月1日英特爾167億美元現金收購Altera,現在歐盟審查結果下來(lái):無(wú)條件批準
  • 關(guān)鍵字: 英特爾  Altera  

第一屆5G算法創(chuàng )新大賽公布復賽入圍名單

  •   Altera公司宣布,由Altera、西安電子科技大學(xué)、友晶科技主辦,華為、英特爾、展訊通信贊助的第一屆5G算法創(chuàng )新大賽公布進(jìn)入復賽的團隊名單。第一屆5G算法創(chuàng )新大賽是業(yè)界首個(gè)面向未來(lái)無(wú)線(xiàn)通信技術(shù)的高校大賽,旨在促進(jìn)創(chuàng )新。大賽共有184支隊伍報名參賽,462名參賽學(xué)生,覆蓋全國31個(gè)城市、76所高校,其中包括28所985高校和47所211高校。初賽角逐后進(jìn)入復賽共49支隊伍。由于初賽交付的高質(zhì)量作品較多并不乏創(chuàng )新性,大賽組委會(huì )宣布在原定一、二、三等獎基礎上,增設優(yōu)秀獎——&ld
  • 關(guān)鍵字: Altera  5G  
共566條 4/38 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|

altera介紹

Altera 的可編程解決方案幫助系統和半導體公司快速高效的實(shí)現創(chuàng )新,突出產(chǎn)品優(yōu)勢,贏(yíng)得市場(chǎng)競爭。 自二十年前發(fā)明世界上第一個(gè)可編程邏輯器件開(kāi)始,Altera 公司 (NASDAQ:ALTR) 秉承了創(chuàng )新的傳統,是世界上"可編程芯片系統" (SOPC) 解決方案倡導者。Altera 公司總部位于美國加州的圣何塞,并在全球的14個(gè)國家中擁有近2000名員工,其2005年度的年收入高達11.23億美 [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>