<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > Altera榮獲Frost & Sullivan全球FPGA技術(shù)創(chuàng )新領(lǐng)先獎

Altera榮獲Frost & Sullivan全球FPGA技術(shù)創(chuàng )新領(lǐng)先獎

作者: 時(shí)間:2015-11-13 來(lái)源:電子產(chǎn)品世界 收藏

  公司榮獲分析公司Frost & Sullivan的全球技術(shù)創(chuàng )新領(lǐng)先獎,表彰在技術(shù)特性和未來(lái)業(yè)務(wù)價(jià)值方面更勝一籌。該獎項彰顯在其Arria® 10 中實(shí)現IEEE 754單精度硬核浮點(diǎn)DSP (數字信號處理)模塊——處理速率高達1.5 TFLOPS (每秒萬(wàn)億次浮點(diǎn)運算),進(jìn)一步提高了數字系統設計的能效和生產(chǎn)效率。Altera的可編程器件幫助客戶(hù)針對大數據和搜索應用、數據中心加速、軍事通信和高性能計算等需要高精度計算的領(lǐng)域來(lái)優(yōu)化設計??梢栽趆ttp://bit.ly/1jSACuI上下載獲獎總結報告。

本文引用地址:http://dyxdggzs.com/article/282799.htm

  Frost & Sullivan公司研究分析師兼合伙人Viswam Sathiyanarayanan在報告中指出,“很多半導體公司都嘗試過(guò)在中實(shí)現浮點(diǎn)運算,但是,他們告訴Frost & Sullivan還無(wú)法在效率、性能、低功耗和提高速度上同時(shí)獲得成功。雖然某些競爭DSP系統和GPU (圖形處理單元)能夠支持浮點(diǎn)計算,但Altera的第10代FPGA不僅如此,FPGA還具有無(wú)處不在的互聯(lián)和靈活的硬件功能。”

  全球FPGA技術(shù)創(chuàng )新領(lǐng)先獎隸屬于Frost & Sullivan最佳實(shí)踐獎項目,旨在表彰同類(lèi)最佳的產(chǎn)品、公司和個(gè)人。

  Altera軟件、IP和DSP營(yíng)銷(xiāo)資深總監Alex Grbic說(shuō):“我們率先交付具有硬核浮點(diǎn)操作功能的FPGA和SoC,這一技術(shù)領(lǐng)先優(yōu)勢得到了業(yè)界的認可,對此我們感到非常榮幸。通過(guò)創(chuàng )新,Altera FPGA和SoC的性能和功效要優(yōu)于微處理器和GPU,因此,適用于更多的應用。”

  此次研究也讓Altera業(yè)界領(lǐng)先的Quartus® II軟件工具、面向OpenCL™的Altera SDK,以及具有HyperFlex™體系結構的Stratix® 10 FPGA名聞業(yè)界。

  如果需要詳細了解Altera在A(yíng)rria® 10 FPGA中實(shí)現的IEEE 754單精度硬核浮點(diǎn)DSP模塊,請訪(fǎng)問(wèn)www.altera.com.cn/dsp。



關(guān)鍵詞: Altera FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>