<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 1.6

首款串行 RapidIO 2.1 IP 解決方案(Altera)

  • Altera 公司 宣布推出業(yè)界首款支持 RapidIO® 2.1 規范的知識產(chǎn)權 (IP) 內核。Altera 的串行 RapidIO IP 內核可支持多達四條通道,每條通道速率為 5.0 GBaud,從而滿(mǎn)足了無(wú)線(xiàn)市場(chǎng)日益增長(cháng)的帶寬和可靠性需求。該
  • 關(guān)鍵字: RapidIO  Altera  2.1  IP    

賽靈思目標設計平臺再獲電子行業(yè)大獎

  • 《電子產(chǎn)品世界》在“2009年度影響中國的嵌入式系統技術(shù)獎”評選中授予賽靈思目標設計平臺“最佳新興理念獎”,對目標設計平臺給設計師帶來(lái)的巨大價(jià)值表示高度認可
  • 關(guān)鍵字: 賽靈思  FPGA  Virtex-6  Spartan-6  

信息技術(shù)設備的受限制電源

賽靈思亞太聯(lián)盟計劃成員開(kāi)展目標設計平臺合作

  •   全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx, Inc. )聯(lián)盟計劃成員(APAC Xilinx Alliance Program Members),是賽靈思作為 FPGA行業(yè)領(lǐng)導廠(chǎng)商實(shí)施目標設計平臺戰略的關(guān)鍵。賽靈思目標設計平臺戰略致力于幫助客戶(hù)縮短在應用基礎架構上花費的時(shí)間,而把精力更多地集中在為其電子系統賦予獨特的設計價(jià)值。近期賽靈思亞太聯(lián)盟合作伙伴峰會(huì )活動(dòng)在深圳的成功舉辦,意味著(zhù)其亞太地區的設計服務(wù)提供商和開(kāi)發(fā)板廠(chǎng)商與賽靈思已經(jīng)在密切合作,為確??蛻?hù)采用新一代 FPGA實(shí)現商業(yè)成功做
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  40nm  

英特爾殺入手機操作系統 尚未介入硬件生產(chǎn)

  •   群雄逐鹿的手機操作系統戰場(chǎng)又加入一個(gè)新的“掠食者”——英特爾。昨天,這家全球最大的電腦芯片商宣布,推出面向基于A(yíng)tom處理器的手機平臺Moblin2.1操作系統,英特爾的入局無(wú)疑將使智能手機視窗的爭奪更加激烈。     在智能手機視窗領(lǐng)域,目前有老牌手機巨頭諾基亞的Symbian、微軟的WindowsMobile、谷歌的Android平臺以及中國移動(dòng)新發(fā)力的OPhone。但目前來(lái)看,英特爾還沒(méi)有介入手機硬件生產(chǎn)的計劃。
  • 關(guān)鍵字: 英特爾  操作系統  Moblin2.1  

G.723.1在DSP數字對講機基帶系統中的應用

  • 隨著(zhù)通信技術(shù)的發(fā)展,傳統的模擬對講機已不能滿(mǎn)足人們的需求,對講機數字化勢在必行。信息社會(huì )的高速發(fā)展使...
  • 關(guān)鍵字: 數字對講機  G.723.1  語(yǔ)音  壓縮編碼  模塊  

賽靈思目標設計平臺方案獲行業(yè)高度認可

  •   全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx, Inc. ) 今天宣布,在8月28日成都舉辦的“2009中國FPGA產(chǎn)業(yè)發(fā)展論壇”上,《中國電子報》把“2009 FPGA最佳產(chǎn)品獎”授予賽靈思目標設計平臺(Target Design Platform, 簡(jiǎn)稱(chēng)TDP),對該平臺在幫助客戶(hù)大幅縮短研發(fā)周期,輕松實(shí)現創(chuàng )新設計并大大增強客戶(hù)競爭力方面的突出優(yōu)勢,給予了充分的肯定。   “賽靈思公司推出的目標設計平臺,給FPGA產(chǎn)品賦予了新
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  DSP  Spartan-6  

一種新的晶圓級1/f噪聲測量方法

  • 本文提出了一種新的可靠的晶圓級1/f噪聲測量方法和架構。所提出的測試架構采用了吉時(shí)利的一系列儀器,包括4200-SCS、428和一個(gè)低通濾波器。并且采用了吉時(shí)利的自動(dòng)特征分析套件(ACS)軟件來(lái)控制測量?jì)x器的操作,采集/分析測得的數據。由于所用的低通濾波器能夠消除所有高于0.5 Hz的高頻噪聲,因此大大提高了1/f噪聲的測量精度。利用這一測量架構能夠在各種偏壓條件下評測具有不同尺寸的NMOS和PMOS器件的1/f噪聲特征。
  • 關(guān)鍵字: 吉時(shí)利  電流放大器  1/f噪聲  低通濾波器  自動(dòng)化  

Linear推出同步降壓型 DC/DC 控制器 LTC3868/-1

  •   凌力爾特公司 (Linear Technology Corporation) 推出低靜態(tài)電流、兩相雙路輸出同步降壓型 DC/DC 控制器 LTC3868/-1。該器件在單路輸出工作時(shí)僅消耗 170uA 電流,而當兩路輸出都工作時(shí)則消耗 300uA 電流,從而非常適用于電池供電應用。在兩路輸出停機時(shí),LTC3868/-1 僅消耗 8uA 電流。LTC3868/-1 具有 4V 至 24V 的輸入電源范圍,在輸出電流高達 20A 時(shí),每路輸出都可在 0.8V 至 14V 范圍內設置?;?LTC3868/
  • 關(guān)鍵字: Linear  控制器  DC/DC  LTC3868/-1  

Linear推出同步降壓型 DC/DC 控制器 LTC3857/-1

  •   凌力爾特公司 (Linear Technology Corporation) 推出超低靜態(tài)電流、兩相雙路輸出同步降壓型 DC/DC 控制器 LTC3857/-1,該器件在單路輸出工作時(shí)僅消耗 50uA 電流,而當兩路輸出都啟動(dòng)時(shí)則消耗 80uA 電流。兩個(gè)輸出都停機時(shí),LTC3857/-1 僅消耗 8uA 電流。這個(gè)器件非常適用于汽車(chē)應用,在這類(lèi)應用中,一或兩個(gè)電源在備用模式仍然保持工作。LTC3857/-1 的 4V 至 38V 輸入電源范圍足夠寬,可使該器件免受汽車(chē)高壓瞬態(tài)影響、在冷車(chē)發(fā)動(dòng)時(shí)繼續工
  • 關(guān)鍵字: Linear  控制器  DC/DC  LTC3857/-1  

1.9GHz基站前端射頻LNA仿真與實(shí)現

  • 本文給出了基于E-pHEMT管ATF-54143和混合耦合器2A1306-3的射頻低噪聲放大器的設計、仿真分析與測試。測試結果表明,實(shí)際測得的LNA技術(shù)指標能夠與仿真結果較好地吻合,E-pHEMT管的低噪聲系數和高OIP3使它在高動(dòng)態(tài)范圍電路設計上具有很大的優(yōu)勢,并且該放大器的技術(shù)指標達到了CDMA基站的接收前端對低噪聲放大器的規范要求,具有很好的應用前景。
  • 關(guān)鍵字: 仿真  實(shí)現  LNA  射頻  基站  前端  1.9GHz  射頻  

Linear推出高度集成的多功能電源管理集成電路

  •   凌力爾特公司 (Linear Technology Corporation) 推出高度集成的多功能電源管理集成電路 (PMIC) 解決方案 LTC3577、LTC3577-1、LTC3577-3 和 LTC3577-4,這些器件用于便攜式鋰離子/聚合物電池應用。LTC3577/-X 在扁平 4mm x 7mm QFN 封裝中集成了一個(gè) USB 兼容的線(xiàn)性電源通路 (PowerPath™) 管理器、一個(gè)獨立電池充電器、過(guò)壓保護 (OVP)、用于 10 個(gè) LED 的驅動(dòng)器、按鈕接通/關(guān)斷控制
  • 關(guān)鍵字: Linear  電源管理  PMIC  LTC3577  LTC3577-1  LTC3577-3  LTC3577-4  

可編程技術(shù)勢在必行,一觸即發(fā)

  • 設計師們最有發(fā)言權,他們認為二十一世紀最具決定性的集成電路技術(shù)就是現場(chǎng)可編程門(mén)陣列(FPGA),而傳統門(mén)陣列和結...
  • 關(guān)鍵字: 可編程技術(shù)  FPGA  ASSP  Virtex-6  Spartan-6  

ISE設計套件11.1版本簡(jiǎn)介

  • ISE設計套件11.1版本(ISEDesignSuite11.1)在為嵌入式、DSP和邏輯設計人員提供FPGA設計工具和IP產(chǎn)品方面確...
  • 關(guān)鍵字: ISE設計套件11.1  DSP  FPGA  

可編程邏輯不僅已是大勢所趨,而且勢不可擋

  • 今年是FPGA誕生25周年,也是我們賽靈思公司成立25周年,在這個(gè)特殊時(shí)刻,我有兩點(diǎn)重要的訊息想與大家分享:第一個(gè)訊...
  • 關(guān)鍵字: 可編程邏輯  賽靈思  FPGA  VIRTEX-6  目標設計平臺  
共726條 42/49 |‹ « 40 41 42 43 44 45 46 47 48 49 »

1.6介紹

您好,目前還沒(méi)有人創(chuàng )建詞條1.6!
歡迎您創(chuàng )建該詞條,闡述對1.6的理解,并與今后在此搜索1.6的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>