<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 鎖相環(huán)

基于FPGA的數字三相鎖相環(huán)優(yōu)化設計

  • 數字三相鎖相環(huán)中含有大量乘法運算和三角函數運算,占用大量的硬件邏輯資源。為此,提出一種數字三相鎖相環(huán)的優(yōu)化實(shí)現方案,利用乘法模塊復用和CORDIC算法實(shí)現三角函數運算,并用Vetilog HDL硬件描述語(yǔ)言對優(yōu)化前后的算法進(jìn)行了編碼實(shí)現。仿真和實(shí)驗結果表明,優(yōu)化后的數字三相鎖相環(huán)大大節省了FPGA的資源,并能快速、準確地鎖定相位,具有良好的性能。
  • 關(guān)鍵字: FPGA  數字  三相  鎖相環(huán)    

基于鎖相環(huán)的低頻函數發(fā)生器

  • 摘要: 介紹了鎖相環(huán)的原理以及Freescale 公司的鎖相環(huán)頻率合成器件MC145151- 2 的主要特點(diǎn),給出了MC145151- 2 和ICL8038 低頻鎖相環(huán)函數發(fā)生器的工作原理、設計思想、電路結構、模塊設計方法及其電路原理圖。1 引言
  • 關(guān)鍵字: 鎖相環(huán)  低頻  函數發(fā)生器    

小數N分頻鎖相環(huán)應用優(yōu)缺點(diǎn)分析

  • 小數N分頻PLL從上世紀七十年代開(kāi)始就已投入使用。小數N分頻使PLL輸出的分辨率可以降至PFD頻率的一小部分(如圖所示),其中PFD輸入頻率為1 MHz??梢援a(chǎn)生分辨率為數百Hz的輸出頻率,同時(shí)維持較高的PFD頻率。因此,小數
  • 關(guān)鍵字: 小數N分頻  鎖相環(huán)  分析    

鎖相環(huán)的時(shí)間調整分析

  • 圖3.24給出了CADILLAC時(shí)鐘相位調整電路的框圖。對于大規模生產(chǎn)測試,可能值得構造這樣的電路。對于普通的實(shí)驗測試,則太麻煩了。電路將總線(xiàn)時(shí)鐘進(jìn)行N分頻,然后通過(guò)一個(gè)-頻率比較器把它與一個(gè)同樣經(jīng)過(guò)N分頻的本地振蕩
  • 關(guān)鍵字: 鎖相環(huán)  時(shí)間調整  分析    

基于FPGA的智能全數字鎖相環(huán)的設計

  • 1 引言數字鎖相環(huán)路已在數字通信、無(wú)線(xiàn)電電子學(xué)及電力系統自動(dòng)化等領(lǐng)域中得到了極為廣泛的應用。隨著(zhù)集成電路技術(shù)的發(fā)展,不僅能夠制成頻率較高的單片集成鎖相環(huán)路,而且可以把整個(gè)系統集成到一個(gè)芯片上去。在基于FP
  • 關(guān)鍵字: FPGA  全數字  鎖相環(huán)    

一種基于鎖相環(huán)的時(shí)鐘系統設計

時(shí)鐘抖動(dòng)對光纖接入數字中頻系統的影響分析

  • 摘要:本文根據光纖接入數字中頻系統的時(shí)鐘使用情況,分析了時(shí)鐘抖動(dòng)對ADC和鎖相環(huán)性能影響的原理,講述了鎖相環(huán)的基本原理和相噪優(yōu)化方式,最后給出采用雙環(huán)鎖相環(huán)來(lái)完成去抖和時(shí)鐘分發(fā)的解決方案。
  • 關(guān)鍵字: 時(shí)鐘抖動(dòng)  鎖相環(huán)  201204  

數字視頻接口——DVI 1.0

  • 摘要:介紹了新型數字視頻接口的發(fā)展背景和技術(shù)優(yōu)勢,詳細分析了DVI1.0的通信協(xié)議、T.M.D.S.的鏈路構成、信號特性、編碼及解...
  • 關(guān)鍵字: 數字視頻接  差分信號  信號編碼  鎖相環(huán)  

鎖相環(huán)在頻率調制與解調電路中的應用

  • 1引言鎖相環(huán)(PLL)是一種能跟蹤輸入信號相位的閉環(huán)自動(dòng)控制系統。它在無(wú)線(xiàn)電技術(shù)的各個(gè)領(lǐng)域都得到了廣泛...
  • 關(guān)鍵字: 鎖相環(huán)  CD4046芯片  頻率  調制  解調  

高頻鎖相環(huán)的可測性設計

  • 高頻鎖相環(huán)的可測性設計可測性設計(Design for Test,DFT)最早用于數字電路設計。隨著(zhù)模擬電路的發(fā)展和芯片 集 ...
  • 關(guān)鍵字: 高頻  鎖相環(huán)  可測性  

低噪聲小數N分頻鎖相環(huán)實(shí)現方案

  • 電路功能與優(yōu)勢  該電路是低噪聲微波小數N分頻PLL的完整實(shí)現方案,以 ADF4156 作為核心的小數N分頻PLL器件 ...
  • 關(guān)鍵字: 低噪聲  N分頻  鎖相環(huán)  

基于A(yíng)DμC842的多波長(cháng)計信號采集系統

  • 摘要:介紹一種基于A(yíng)DμC842單片機的激光波長(cháng)計信號采集系統,該系統采用ADμC842外部觸發(fā)DMA工作方式,實(shí)現對待 ...
  • 關(guān)鍵字: 波長(cháng)計  單片機  DMA  鎖相環(huán)    

鑒頻鑒相器的指標對鎖相環(huán)(PLL)死區及抖動(dòng)性能的影響

  • 該應用筆記討論了鑒頻鑒相器的指標對鎖相環(huán)(PLL)死區及抖動(dòng)性能的影響。在使用電荷泵環(huán)路濾波的PLL設計中,通...
  • 關(guān)鍵字: 鑒相器  鎖相環(huán)  

鎖相環(huán)的組成和工作原理

  • 1.鎖相環(huán)的基本組成許多電子設備要正常工作,通常需要外部的輸入信號與內部的振蕩信號同步,利用鎖相環(huán)路就可以實(shí)現這個(gè)目的。
    鎖相環(huán)路是一種反饋控制電路,簡(jiǎn)稱(chēng)鎖相環(huán)(PLL)。鎖相環(huán)的特點(diǎn)是:利用外部輸入的參
  • 關(guān)鍵字: 鎖相環(huán)  工作原理    
共107條 4/8 |‹ « 1 2 3 4 5 6 7 8 »

鎖相環(huán)介紹

能使受控振蕩器的頻率和相位均與輸入信號保持確定關(guān)系的閉環(huán)電子電路。鎖相環(huán)的基本結構如圖1,其中鑒相器用來(lái)鑒別輸入信號ui與輸出信號u0之間的相位差,并輸出誤差電壓ud。ud中的噪聲和干擾成分被低通性質(zhì)的環(huán)路濾波器濾除,形成壓控振蕩器(VCO)的控制電壓uC。uC作用于壓控振蕩器的結果是把它的輸出振蕩頻率f0拉向環(huán)路輸入信號頻率fi,當二者相等時(shí),環(huán)路被鎖定,稱(chēng)為入鎖。維持鎖定的直流控制電壓由鑒相器 [ 查看詳細 ]

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>