- PCI總線(xiàn)支持突發(fā)傳送,多處理器和并發(fā)工作,廣泛應用于各種平臺設計?;赑CI9054的接口板也廣泛地應用于各種高速、大數據量的處理系統。由于PCI9054橋接有PCI總線(xiàn)和本地總線(xiàn),開(kāi)發(fā)者不必過(guò)多考慮復雜的PCI總線(xiàn)規
- 關(guān)鍵字:
邏輯 設計 接口 數據傳輸 PCI9054 路器 基于
- 摘要:針對1553B 總線(xiàn)協(xié)議控制器基本依賴(lài)于進(jìn)口專(zhuān)用芯片現狀,提出了以Xilinx 公司Virtex-II Pro FPGA 為核心實(shí)現1553B 總線(xiàn)接口邏輯的系統設計方案。采用SOPC 技術(shù),將PowerPC 405 硬核處理器與總線(xiàn)接口邏輯集成
- 關(guān)鍵字:
邏輯 設計 接口 總線(xiàn) SOPC 1553B 基于
- 基本觸發(fā)器的邏輯結構如圖13-1所示。它可由兩個(gè)與非門(mén)交叉耦合構成,圖13-1(a)是其邏輯電路圖和邏輯符號,也可以由兩個(gè)或非門(mén)交叉耦合構成,如圖13-1(b)所示。圖13-1 基本觸發(fā)器邏輯結構及邏輯符號現在以?xún)蓚€(gè)與非門(mén)組
- 關(guān)鍵字:
工作 原理 結構 邏輯 觸發(fā)器 基本
- 在數學(xué)上,我們有三種描述函數的方法:公式、表格和圖形。同樣,我們有三種描述觸發(fā)器邏輯功能的方法,一是特性方程,二是特性表,三是狀態(tài)轉換圖【圖4.3.1,4.3.2, 4.3. 3,4.3.4】
- 關(guān)鍵字:
觸發(fā)器 邏輯 函數描述 方法
- 基于絕熱開(kāi)關(guān)理論的能量回收邏輯與傳統的靜態(tài)CM0s邏輯相比,能夠大大減少電路的功率消耗。這里介紹了一種使用單相正弦電源時(shí)鐘的能量回收邏輯,分別用靜態(tài)CMOS邏輯和這種能量回收邏輯設計,并仿真了一個(gè)兩位乘法器電路,比較了這兩種電路的性能。研究表明,采用能量回收邏輯設計的乘法器顯著(zhù)降低了電路的功率消耗。
- 關(guān)鍵字:
電路設計 法器 功耗 邏輯 基于
- 介紹了基于MSI可編程計數器74Lsl61的時(shí)序邏輯電路設計技術(shù),目的是探索MSI可編程計數器實(shí)現一般時(shí)序邏輯電路的擴展應用方法,即以計數器Q3,Q2,Q1,Q0端的代碼組合表示時(shí)序邏輯電路的各個(gè)狀態(tài),由輸入變量控制計數器的EP,ET及端,綜合利用計數、置數、保持功能,使計數器的狀態(tài)變化滿(mǎn)足所要求的時(shí)序,用計數功能實(shí)現“次態(tài)=現態(tài)+1”的二進(jìn)制時(shí)序關(guān)系,用置數功能實(shí)現“次態(tài)=預置數”的非二進(jìn)制時(shí)序關(guān)系,用保持功能實(shí)現“次態(tài)=現態(tài)”的自循環(huán)時(shí)序關(guān)系。所述方法的創(chuàng )新點(diǎn)是提出了MSI可編程計數器改變應用方向的邏
- 關(guān)鍵字:
邏輯 電路設計 時(shí)序 計數器 可編程 基于
- 采用可編程邏輯器件和A/D轉換器的高速數據采集卡的設計方案, 用于PC的采集系統以前大多有用ISA總線(xiàn)結構,這種結構的最大缺點(diǎn)是傳輸速率低,無(wú)法實(shí)現高速數據的實(shí)時(shí)傳輸。而PCI總線(xiàn)則以其卓越的性能受到了廣泛的應用。32位PCI總線(xiàn)的最大傳輸數據速率可達132MB/s,64位PCI總線(xiàn)的
- 關(guān)鍵字:
高速 數據采集 設計 方案 轉換器 A/D 可編程 邏輯 器件
- 邏輯和DRAM技術(shù)跨產(chǎn)業(yè)合作大戲正式登場(chǎng),聯(lián)電、爾必達(Elpida)攜手開(kāi)發(fā)TSV技術(shù)的簽約儀式將于21日召開(kāi)記者會(huì )對外宣布;值得注意的是,業(yè)界透露,雙方技術(shù)合作僅是第1階段,未來(lái)第2階段考慮以交叉持股的方式,讓雙方的合作關(guān)系更為緊密,因此聯(lián)電為引進(jìn)策略聯(lián)盟伙伴而辦理的私募案,爾必達將是口袋人選之一。
聯(lián)電、爾必達和力成將于今日針對TSV技術(shù)舉行簽約儀式,這是近年來(lái)邏輯和存儲器技術(shù)領(lǐng)域罕見(jiàn)的跨產(chǎn)業(yè)大合作,爾必達(Elpida)社長(cháng)坂本幸雄過(guò)去是聯(lián)日半導體(UMCj)的總經(jīng)理,因此爾必達與聯(lián)電雙
- 關(guān)鍵字:
Elpida DRAM 邏輯
- 實(shí)現拆分大組合邏輯的方法,圖1是很多為了提高系統時(shí)鐘采用的拆分大組合邏輯的方法,但是沒(méi)有提供具體如何拆分的實(shí)例。我覺(jué)得實(shí)例才是重要的。但我不明白在寫(xiě)代碼時(shí),如何知道這樣寫(xiě)會(huì )被綜合成一個(gè)很大的邏輯,一些簡(jiǎn)單的可以想到(比如大的計數
- 關(guān)鍵字:
方法 邏輯 組合 拆分 實(shí)現
- 采用表格法化簡(jiǎn)邏輯函數技術(shù),1、概述在設計邏輯電路圖時(shí),由真值表直接得到的函數往往比較復雜。代數法和卡諾圖法等方法對于變量數目較多的邏輯函數則效果不佳,本文介紹一種可以化簡(jiǎn)復雜邏輯函數的方法──表格法,該方法可以對變量數目較多的邏
- 關(guān)鍵字:
技術(shù) 函數 邏輯 表格 采用
- 數字邏輯電路教學(xué)中的C語(yǔ)言描述和應用,摘要:為了改進(jìn)數字邏輯電路教學(xué)方法以適應電子技術(shù)迅猛發(fā)展的需要,我們探索和實(shí)踐了數字邏輯電路教學(xué)的新方法,這就是基于計算機高級語(yǔ)言(C語(yǔ)言)的數字邏輯電路課堂教學(xué)和實(shí)驗教學(xué)方法,本文重點(diǎn)介紹了本教學(xué)方法
- 關(guān)鍵字:
描述 應用 語(yǔ)言 教學(xué) 邏輯 電路 數字
- 本文將探討在混合電壓供電的移動(dòng)設計中,混合電壓電平如何提高ICC電源電流及邏輯門(mén)如何降低功耗。當前的移動(dòng)設計在努力在高耗能(power-rich)的功能性和更長(cháng)電池壽命的需求之間取得平衡。 目前,大多數便攜設備都備有
- 關(guān)鍵字:
技術(shù) 方法 邏輯 功耗 移動(dòng) 設計 降低
- 基于Verilog的順序狀態(tài)邏輯FSM的設計與仿真, 硬件描述語(yǔ)言Verilog為數字系統設計人員提供了一種在廣泛抽象層次上描述數字系統的方式,同時(shí),為計算機輔助設計工具在工程設計中的應用提供了方法。該語(yǔ)言支持早期的行為結構設計的概念,以及其后層次化結構設計的
- 關(guān)鍵字:
FSM 設計 仿真 邏輯 狀態(tài) Verilog 順序 基于
- 摘要:本文主要介紹在視頻監控板中多路視頻信號輸入情況下的數據緩存、信號格式轉換的設計,并用Altera的Cyclone器件實(shí)現的整個(gè)過(guò)程。包括簡(jiǎn)單介紹視頻監控器電路板的原理,此轉接邏輯在系統中的作用和地位,并詳細
- 關(guān)鍵字:
邏輯 設計 轉接 視頻監控 網(wǎng)絡(luò ) 數字
- 0 引 言
視覺(jué)信息是客觀(guān)世界中非常豐富,非常重要的部分。隨著(zhù)多媒體系統的發(fā)展,圖像傳感器應用越來(lái)越廣泛。不僅用于攝錄像機,安保產(chǎn)品、數碼相機及計算機鏡頭等,而且開(kāi)始用于傳統上的非視像產(chǎn)品,如移動(dòng)電
- 關(guān)鍵字:
邏輯 設計 驅動(dòng) Sensor PLD CCD 基于
邏輯介紹
您好,目前還沒(méi)有人創(chuàng )建詞條邏輯!
歡迎您創(chuàng )建該詞條,闡述對邏輯的理解,并與今后在此搜索邏輯的朋友們分享。
創(chuàng )建詞條