EEPW首頁(yè) >>
主題列表 >>
萊迪思
萊迪思 文章 進(jìn)入萊迪思技術(shù)社區
可編程邏輯器件融合CPLD+FPGA最佳特性
- 可編程邏輯器件融合CPLD+FPGA最佳特性 Lattice(萊迪思)半導體公司近日推出了新的MachXO可編程邏輯器件系列產(chǎn)品,Lattice稱(chēng),這種新一代的跨越式可編程邏輯器件支持傳統上由高密度的CPLD或者低容量的FPGA所實(shí)現的應用?! 﨤attice現場(chǎng)應用支持副總裁Jock Tomlinson介紹,MachXO邏輯器件建立在低成本的130nm嵌入式Flash處理工藝上。它能夠在單芯片中瞬時(shí)工作,這種特性對于許多CPLD應用來(lái)說(shuō)是十分重要的。3.5ns的管腳至管腳的延時(shí)使得器件能夠滿(mǎn)足當代系統
- 關(guān)鍵字: Lattice(萊迪思)半導體公司
萊迪思推出ispCLOCKTM高性能時(shí)鐘發(fā)生器器件
- 萊迪思半導體公司(NASDAQ:LSCC)今天宣布推出其革命性的ispCLOCKTM在系統可編程時(shí)鐘發(fā)生器器件新系列。ispClock5500系列中的第一批器件:10輸出的ispClock5510 和 20 輸出的 ispClock5520將一個(gè)高性能的時(shí)鐘發(fā)生器和一個(gè)靈活的通用扇出緩沖器合成在一起。采用了一個(gè)高性能的鎖相環(huán)以及時(shí)鐘乘除工具,該片上的時(shí)鐘發(fā)生器可以提供多達5個(gè)頻率范圍從10MHz到320MHz的時(shí)鐘。無(wú)論是單端還是差分信號模式,通用扇出緩沖器都可以驅動(dòng)多達20個(gè)時(shí)鐘網(wǎng)絡(luò ),并且每一個(gè)輸出都是
- 關(guān)鍵字: 萊迪思
萊迪思推出業(yè)界第一個(gè)混合信號PLD、開(kāi)拓了電源管理市場(chǎng)
- 世界上最大的在系統可編程器件供應商-萊迪思半導體公司(納斯達克代號:LSCC)宣布推出其創(chuàng )新的PowerPAC™器件。這是業(yè)界第一片混合信號可編程邏輯器件(PLD),它內含在系統可編程的模擬和邏輯組塊,能提供經(jīng)過(guò)優(yōu)化的電源管理功能,這一功能對如今的多電源電子系統是至關(guān)重要的。該器件集成了可編程邏輯、電壓比較器、參考電壓及高電壓的場(chǎng)效應管驅動(dòng)器,支持單芯片可編程供電定序與監控,為總值達到120億美元的電源半導體市場(chǎng)奉獻了獨特的可編程控制方案。雖然,微處理器、DSP、FPGA和專(zhuān)用集成電路(ASI
- 關(guān)鍵字: 萊迪思 模擬IC 電源
萊迪思低功耗的CPLD 器件系列將其可編程解決方案拓展至便攜式電子產(chǎn)品市場(chǎng)
- 在系統可編程(ISP™)邏輯產(chǎn)品的發(fā)明者-萊迪思半導體公司(納斯達克代號:LSCC)今天正式宣布其1.8伏 ispMACH
- 關(guān)鍵字: 萊迪思
萊迪思介紹
您好,目前還沒(méi)有人創(chuàng )建詞條萊迪思!
歡迎您創(chuàng )建該詞條,闡述對萊迪思的理解,并與今后在此搜索萊迪思的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對萊迪思的理解,并與今后在此搜索萊迪思的朋友們分享。 創(chuàng )建詞條
相關(guān)主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
