<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 數字電路

數字電路抗干擾這些問(wèn)題,你造嗎?

  •   在電子系統設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性 的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施?! ⌒纬筛蓴_的基本要素有三個(gè):  (1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可 能成為干擾源?! ?2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳 播路徑是通過(guò)導線(xiàn)的傳導和空間的輻射?! ?3)敏感器件,指容易被干擾
  • 關(guān)鍵字: 數字電路  

【E課堂】模擬和數字電路基礎知識匯總

  •   作為一位硬件工程師,必須面對的就是兩個(gè)基本電路:模擬電路和數字電路。下面我們就來(lái)了解一下這兩個(gè)電路的基本知識。   一、模擬電路與數字電路的定義及特點(diǎn):   模擬電路(電子電路)        模擬信號   處理模擬信號的電子電路。“模擬”二字主要指電壓(或電流)對于真實(shí)信號成比例的再現。   其主要特點(diǎn)是:   1、函數的取值為無(wú)限多個(gè);   2、當圖像信息和聲音信息改變時(shí),信號的波形也改變,即模擬信號待傳播的信息包含在它的波形之中(信息變化規
  • 關(guān)鍵字: 模擬電路  數字電路  

關(guān)于數字電路抗干擾的問(wèn)題

  •   在電子系統設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性 的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施?! ⌒纬筛蓴_的基本要素有三個(gè):  (1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可 能成為干擾源?! ?2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳 播路徑是通過(guò)導線(xiàn)的傳導和空間的輻射?! ?3)敏感器件,指容易被干擾的對象。如:A/D、D/A變換器,單片機
  • 關(guān)鍵字: 數字電路  

數字電路如何抗干擾

  •   文章總結了一些經(jīng)驗,教你在數字電路中如何抗干擾 ?! ≡陔娮酉到y設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施。形成干擾的基本要素有三個(gè):  (1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可 能成為干擾源?! ?2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳 播路徑是通過(guò)導線(xiàn)的傳導和空間的輻射?! ?3)敏感器件,指容
  • 關(guān)鍵字: 數字電路  干擾源  

數字電路中關(guān)鍵路徑的選取

  •   所謂關(guān)鍵路徑就是,在電路中頻繁調用,而且延遲過(guò)長(cháng),或者產(chǎn)生意外的幾率比較大的線(xiàn)路。   怎樣提取關(guān)鍵路徑:   1:組合電路中的關(guān)鍵路徑提?。?   q=a&b&c|d&e&b;   因為b的傳輸要兩級,   可以簡(jiǎn)單的提取b作為一級的:   q=(a&c|d&e)&b;   2: always——block中的關(guān)鍵路徑提?。?   always中關(guān)鍵路徑的提取一般用分步法提取,請看下面一個(gè)always&mda
  • 關(guān)鍵字: 數字電路  關(guān)鍵路徑  

射頻和數字電路設計的區別

  •   對于高速數字電路而言,雖然還是關(guān)注電壓,但是其設計方法和射頻電路的設計方法相近,也需要考慮阻抗阻抗匹配,因為反射電壓的存在會(huì )導致額外的誤碼率。   射頻電路:   1.關(guān)注阻抗匹配或功率,這是設計中最為關(guān)鍵的兩個(gè)參數,其他中間參數都可以由功率和阻抗來(lái)確定;   2.關(guān)注頻率響應,通常在頻域內進(jìn)行分析,因為對于射頻電路模塊而言,帶寬范圍很重要;   3.喜歡用網(wǎng)絡(luò )分析儀、頻譜分析哎儀或噪聲測試儀等進(jìn)行測試,這些儀器輸入/輸出阻抗低,一般都是50歐,往往會(huì )對電路產(chǎn)生影響,因此需要在阻抗匹配條件下進(jìn)
  • 關(guān)鍵字: 射頻  數字電路  

淺談模擬電路與數字電路

  •   最近一段時(shí)間,本壇又有幾帖討論模擬電路與數字電路的關(guān)系。   其實(shí)這個(gè)問(wèn)題,先前已經(jīng)討論過(guò)多次了。網(wǎng)友各抒己見(jiàn),有說(shuō)所有電路都是模擬電路,數字電路只是模擬電路的一部分的;有說(shuō)模擬電路和數字電路各成系統,井水不犯河水的;有說(shuō)線(xiàn)性的就是模擬電路,非線(xiàn)性的就是數字電路的……不一而足。   昨天忽然想到這個(gè)問(wèn)題,便一直想下去,卻總也想不出個(gè)結果?,F在將所想到的貼出來(lái),再和各位討論討論。   首先我們討論的是電路,油路水路氣路都不在討論范圍。   說(shuō)到電,人類(lèi)最早研究的是靜電
  • 關(guān)鍵字: 模擬電路  數字電路  

數字電路如何才能抗干擾

  •   在電子系統設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施。形成干擾的基本要素有三個(gè):   (1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt,di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可能成為干擾源。   (2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳播路徑是通過(guò)導線(xiàn)的傳導和空間的輻射。   (3)敏感器件,指容易被干擾的對象。如:A/D、D/A變換器,單片機
  • 關(guān)鍵字: 數字電路  

數字電路系統設計中抗干擾的方法

  •   簡(jiǎn)介:在電子系統設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施。以下是一些抗干擾的技巧。   形成干擾的基本要素有三個(gè):   (1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可能成為干擾源。   (2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳 播路徑是通過(guò)導線(xiàn)的傳導和空間的輻射。   (3)敏感器件,指容易被干
  • 關(guān)鍵字: 數字電路  干擾源  

數字電路中小數的操作

  •   簡(jiǎn)介:在數字電路的運算中,沒(méi)有小數點(diǎn)概念的,小數你知道在哪個(gè)位置,但是電路不知道小數點(diǎn)的位置,所以你要想法讓電路在不知道小數點(diǎn)的情況下仍然能夠運算出你想要的結果。這里就要進(jìn)行小數點(diǎn)對齊。   1,小數的運算   在數字電路的運算中,沒(méi)有小數點(diǎn)概念的,小數你知道在哪個(gè)位置,但是電路不知道小數點(diǎn)的位置,所以你要想法讓電路在不知道小數點(diǎn)的情況下仍然能夠運算出你想要的結果。這里就要進(jìn)行小數點(diǎn)對齊。   舉例說(shuō)明:   兩個(gè)無(wú)符號小數:a3a2a1a0.a-1a-2   b3b2b1b0.b-1b-2
  • 關(guān)鍵字: 數字電路  

簡(jiǎn)單沒(méi)法說(shuō)的數字電路

  •   簡(jiǎn)介:數字信號,簡(jiǎn)單的說(shuō)就是0和1,代表著(zhù)高低電平。兩種邏輯體制,正邏輯和負邏輯,正邏輯就是1代表高電平,0代表低電平。負邏輯反過(guò)來(lái)。   一、數字邏輯運算,與或非。其中有著(zhù)一系列的運算公式,0-1律,互補律,等冪律,雙重否定,交換律,結合律,分配律,吸收律,摩根定律等   說(shuō)說(shuō)吸收律,A+A·B=A,A·(A+B)=A,A·(A\+B)=AB,A+A\·B=A+B   常用公式   AB+A\*C+BC=AB+A\*C   AB+A\
  • 關(guān)鍵字: 數字電路  邏輯門(mén)  

數字電路基礎

  •   導讀:數字電路的基本工作信號是以高低電平為特征的二進(jìn)制信號,分析和設計數字電路的主要工具是邏輯代數。下面就和小編一起學(xué)習一下數字電路的基礎知識吧~~~ 1.數字電路基礎--數字電路   數字信號是在時(shí)間上和數值上均是離散(或不連續)的信號,產(chǎn)生和處理這類(lèi)數字信號的電路稱(chēng)為數字電路或邏輯電路。數字電路的任務(wù)是對數字信號進(jìn)行運算、計數、存貯、傳遞和控制?,F代的數字電路由半導體工藝制成的若干數字集成器件構造而成。邏輯門(mén)是數字邏輯電路的基本單元。存儲器是用來(lái)存儲二進(jìn)制數據的數字電路。從整體上看,數字電路可
  • 關(guān)鍵字: 數字電路  數字電路基礎  

數字電路中的競爭與冒險

  •   在了解競爭與冒險之前,先從一個(gè)很簡(jiǎn)單的電路入手。   上面這個(gè)電路中,整個(gè)電路由非門(mén)G1和與門(mén)G2構成,輸入輸出之間不存在任何形式的反饋,亦不存在存儲電路,所以這個(gè)電路是個(gè)組合邏輯電路。   輸入信號為A,輸出信號為L(cháng),G1門(mén)的輸出為 。   每個(gè)門(mén)電路從輸入激勵出現到輸出響應,會(huì )有一定的時(shí)間延遲,這個(gè)時(shí)間通常叫做門(mén)電路的開(kāi)關(guān)延遲時(shí)間。   制造工藝、門(mén)的種類(lèi)甚至制造時(shí)微小的工藝偏差,都會(huì )引起這個(gè)開(kāi)關(guān)延遲時(shí)間的變化,是一個(gè)非常隨機離散的常量,這里只需要知道有這么個(gè)時(shí)間差存在。   OK,
  • 關(guān)鍵字: 數字電路  

FPGA研發(fā)之道(17)-化繁為簡(jiǎn)

  •   有個(gè)笑話(huà)說(shuō),有個(gè)病人感冒了,于是去看醫生,醫生診斷后說(shuō),你得了感冒,但是我只會(huì )治療肺炎,不如你回家再澆點(diǎn)涼水,把病惡化成肺炎,那我能治了。這個(gè)笑話(huà)展示了庸醫誤人。但是另一方面,從邏輯上來(lái)講,醫生則是一個(gè)把未知問(wèn)題轉化成已知問(wèn)題的高手。   不說(shuō)笑話(huà),下面出兩個(gè)題目,其分別是   問(wèn)題1:運用數字電路,如何將一個(gè)時(shí)鐘域的上升沿,轉換成另一個(gè)時(shí)鐘域的脈沖信號(單周期信號)。   問(wèn)題2:運用數字電路,如何將一個(gè)時(shí)鐘域的脈沖信號(單周期信號),轉換成另一個(gè)時(shí)鐘域的上升沿。   可能乍一看,這兩個(gè)題目
  • 關(guān)鍵字: FPGA  數字電路  

基于可編程邏輯器件的數字電路設計

  •   0 引 言   可編程邏輯器件PLD(Programmable Logic De-vice)是一種數字電路,它可以由用戶(hù)來(lái)進(jìn)行編程和進(jìn)行配置,利用它可以解決不同的邏輯設計問(wèn)題。PLD由基本邏輯門(mén)電路、觸發(fā)器以及內部連接電路構成,利用軟件和硬件(編程器)可以對其進(jìn)行編程,從而實(shí)現特定的邏輯功能??删幊踢壿嬈骷?0世紀70年代初期以來(lái)經(jīng)歷了從 PROM,PLA,PAL,GAL到CPLD和FPGA的發(fā)展過(guò)程,在結構、工藝、集成度、功能、速度和靈活性方面都有很大的改進(jìn)和提高。   隨著(zhù)數字集成電路的不斷
  • 關(guān)鍵字: 可編程邏輯器件  PLD  數字電路  
共161條 6/11 |‹ « 2 3 4 5 6 7 8 9 10 11 »

數字電路介紹

數字電路    定義:      用數字信號完成對數字量進(jìn)行算術(shù)運算和邏輯運算的電路稱(chēng)為數字電路,或數字系統。由于它具有邏輯運算和邏輯處理功能,所以又稱(chēng)數字邏輯電路。 數字邏輯電路分類(lèi)   按功能來(lái)分:   1、組合邏輯電路   簡(jiǎn)稱(chēng)組合電路,它由最基本的的邏輯門(mén)電路組合而成。特點(diǎn)是:輸出值只與當時(shí)的輸入值有關(guān),即輸出惟一地由當時(shí)的輸入值決定。電路沒(méi)有記憶功能,輸出狀態(tài)隨著(zhù)輸入狀態(tài)的 [ 查看詳細 ]

數字電路專(zhuān)欄文章

更多

熱門(mén)主題

數字電路    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>