EEPW首頁(yè) >>
主題列表 >>
數字電路
數字電路 文章 進(jìn)入數字電路技術(shù)社區
談數字電路、單片機的抗干擾
- 在電子系統設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施。 形成干擾的基本要素有三個(gè): (1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt, di/dt 大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可能成為干擾源。 (2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳播路徑是通過(guò)導線(xiàn)的傳導和空間的輻射。 (3)敏感器件,指容易被干擾的對象。如:A/D、D/A
- 關(guān)鍵字: 數字電路 單片機
【E問(wèn)E答】數字電路為什么是低電平有效?
- 設計時(shí)常常是低電平有效,本文講解一下內因,大家有興趣的看看。 事實(shí)上,它是由常用的電路結構所決定的,低電平時(shí)電路往往有較高電平時(shí)更低的環(huán)路阻抗,而低阻抗則意味著(zhù)抗干擾能力更強。結合實(shí)際講一個(gè)有用的例子來(lái)加深印象: 我們有的同學(xué)可能已經(jīng)學(xué)習了這樣的一條PCB布線(xiàn)規則-----在條件許可的情況下,高電平有效線(xiàn)要盡量縮短,低電平有效的線(xiàn)則盡量延長(cháng)----這一條規則的存在基礎就是基于低電平時(shí)環(huán)路阻抗比較低,抗干擾能力比較強才起來(lái)的。 如OC或OD電路要控制一個(gè)電平就是通過(guò)它這個(gè)開(kāi)關(guān)的通斷來(lái)實(shí)
- 關(guān)鍵字: 數字電路 低電平
解析數字電路抗干擾問(wèn)題
- 在電子系統設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性 的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施。 形成干擾的基本要素有三個(gè): (1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可 能成為干擾源。 (2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳 播路徑是通過(guò)導線(xiàn)的傳導和空間的輻射。 (3)敏感器件,指容易被干擾的對象。如:A/D、D/
- 關(guān)鍵字: 數字電路 抗干擾
解析數字電路抗干擾問(wèn)題
- 在電子系統設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性 的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施?! ⌒纬筛蓴_的基本要素有三個(gè): (1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可 能成為干擾源?! ?2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳 播路徑是通過(guò)導線(xiàn)的傳導和空間的輻射?! ?3)敏感器件,指容易被干擾
- 關(guān)鍵字: 數字電路 抗干擾
【E問(wèn)E答】數字電路為什么是低電平有效的多?
- 事實(shí)上,它是由常用的電路結構所決定的,低電平時(shí)電路往往有較高電平時(shí)更低的環(huán)路阻抗,而低阻抗則意味著(zhù)抗干擾能力更強。結合實(shí)際講一個(gè)有用的例子來(lái)加深印象: 我們有的同學(xué)可能已經(jīng)學(xué)習了這樣的一條PCB布線(xiàn)規則-----在條件許可的情況下,高電平有效線(xiàn)要盡量縮短,低電平有效的線(xiàn)則盡量延長(cháng)----這一條規則的存在基礎就是基于低電平時(shí)環(huán)路阻抗比較低,抗干擾能力比較強才起來(lái)的。 如OC或OD電路要控制一個(gè)電平就是通過(guò)它這個(gè)開(kāi)關(guān)的通斷來(lái)實(shí)現的。有在上拉電阻的情況下,開(kāi)關(guān)接通,得低電平;開(kāi)關(guān)切斷,得高電平。
- 關(guān)鍵字: 數字電路 PCB
【E問(wèn)E答】數字電路一些常見(jiàn)問(wèn)答
- 了解數字電路的隔離技術(shù),對以后設計有很好的幫助,下面大家一起來(lái)看看。 ADI的全集成式RS-485系統隔離解決方案 iCoupler技術(shù)一直引領(lǐng)全球隔離技術(shù)的發(fā)展,提供了隔離與創(chuàng )新特性,采用單封裝,是業(yè)界種類(lèi)最齊全的隔離器產(chǎn)品,包括標準數字隔離器、采用 isoPower的數字隔離器、集成PWM控制器和變壓器驅動(dòng)器的數字隔離器、USB 2.0兼容型隔離器、隔離式門(mén)驅動(dòng)器、隔離式I²C數字隔離器、隔離式RS-485收 解析電磁兼容中的隔離技術(shù) 電力電子設備包括兩部分,即變
- 關(guān)鍵字: 數字電路 FPGACPLD
【E問(wèn)E答】數字電路為什么是低電平有效的多?
- 設計時(shí)常常是低電平有效,本文講解一下內因,大家有興趣的看看。 事實(shí)上,它是由常用的電路結構所決定的,低電平時(shí)電路往往有較高電平時(shí)更低的環(huán)路阻抗,而低阻抗則意味著(zhù)抗干擾能力更強。結合實(shí)際講一個(gè)有用的例子來(lái)加深印象: 我們有的同學(xué)可能已經(jīng)學(xué)習了這樣的一條PCB布線(xiàn)規則-----在條件許可的情況下,高電平有效線(xiàn)要盡量縮短,低電平有效的線(xiàn)則盡量延長(cháng)----這一條規則的存在基礎就是基于低電平時(shí)環(huán)路阻抗比較低,抗干擾能力比較強才起來(lái)的。 如OC或OD電路要控制一個(gè)電平就是通過(guò)它這個(gè)開(kāi)關(guān)的通斷來(lái)實(shí)
- 關(guān)鍵字: 數字電路 低電平有效
判斷數字電路中晶振和復位電壓的經(jīng)驗
- 本文講述數字電路的經(jīng)驗,這些經(jīng)驗供大家參考學(xué)習,一起進(jìn)步。 1.測晶振時(shí)鐘:用數字萬(wàn)用表測晶振兩端的電壓,如果兩端電壓為電源電壓一半或其中一端低于電源電壓的一半(多見(jiàn)于頻率較高的晶振),則晶振工作正常。如果,某一端高于電源工作電壓一半,則晶振不正常;但判斷其工作的頻率是否符合標稱(chēng)值,可以用觀(guān)察工作情況判定。例如,一臺采用ES系列解碼芯片的VCD,其27MHz晶振發(fā)生頻偏時(shí),就會(huì )出現無(wú)彩色或開(kāi)機畫(huà)面放大同時(shí)無(wú)彩色現象,VCD機伺服電路的16MHz不符,會(huì )發(fā)生碟片轉而不讀數現象,這時(shí),可更換晶振試試
- 關(guān)鍵字: 數字電路 晶振
數字電路一些常見(jiàn)問(wèn)答
- 熟悉一下數字電路一些問(wèn)題,從細節入手,溫故而知新。 1、什么是同步邏輯和異步邏輯,同步電路和異步電路的區別是什么? 同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒(méi)有固定的因果關(guān)系。 電路設計可分類(lèi)為同步電路和異步電路設計。同步電路利用時(shí)鐘脈沖使其子系統同步運作,而異步電路不使用時(shí)鐘脈沖做同步,其子系統是使用特殊的“開(kāi)始”和“完成”信號使之同步。由于異步電路具有下列優(yōu)點(diǎn)--無(wú)時(shí)鐘歪斜問(wèn)題、低電源消耗、平均效能而非最差效能、模塊
- 關(guān)鍵字: 數字電路 TTL
數字電路一些經(jīng)典問(wèn)答(某公司筆試題目,附答案)
- 1、什么是同步邏輯和異步邏輯,同步電路和異步電路的區別是什么? 同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒(méi)有固定的因果關(guān)系?! ‰娐吩O計可分類(lèi)為同步電路和異步電路設計。同步電路利用時(shí)鐘脈沖使其子系統同步運作,而異步電路不使用時(shí)鐘脈沖做同步,其子系統是使用特殊的“開(kāi)始”和“完成”信號使之同步。由于異步電路具有下列優(yōu)點(diǎn)--無(wú)時(shí)鐘歪斜問(wèn)題、低電源消耗、平均效能而非最差效能、模塊性、可組合和可復用性--因此近年來(lái)對異步電路研究增加快速,論文發(fā)表數以倍增,而Intel Pentium
- 關(guān)鍵字: 數字電路
數字電路中△ I噪聲的產(chǎn)生和特點(diǎn)

- 隨著(zhù)數字電路向高集成度、高性能、高速度、低工作電壓、低功耗等方向發(fā)展,數字電路中的△I噪聲正逐步成為數字系統的主要噪聲源之一,因此研究△I噪聲的產(chǎn)生過(guò)程與基本特點(diǎn),對認識△I噪聲特性進(jìn)而抑制△I噪聲具有實(shí)際意義?! 》聪嗥魇菙底衷O計的核心。本文從反相器入手,分析了TTL和CMOS中△I噪聲的產(chǎn)生過(guò)程與基本特點(diǎn)?! ?△I噪聲的產(chǎn)生 1.1TTL中△I噪聲的產(chǎn)生 TTL反相器的基本電路如圖1所示。在穩定狀態(tài)下,輸出Vo分別為高電平VOH和低電平VOL時(shí),電源提供的電流IH和IL是不同的,而且都比較小
- 關(guān)鍵字: 數字電路 反相器
數字電路如何抗干擾
- 文章總結了一些經(jīng)驗,教你在數字電路中如何抗干擾 。 在電子系統設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施。形成干擾的基本要素有三個(gè): (1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可 能成為干擾源。 (2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳 播路徑是通過(guò)導線(xiàn)的傳導和空間的輻射。 (3
- 關(guān)鍵字: 數字電路
簡(jiǎn)單介紹數字電路抗干擾的問(wèn)題
- 在電子系統設計中,為了少走彎路和節省時(shí)間,應充分考慮并滿(mǎn)足抗干擾性 的要求,避免在設計完成后再去進(jìn)行抗干擾的補救措施。 形成干擾的基本要素有三個(gè): (1)干擾源,指產(chǎn)生干擾的元件、設備或信號,用數學(xué)語(yǔ)言描述如下:du/dt, di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時(shí)鐘等都可 能成為干擾源。 (2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳 播路徑是通過(guò)導線(xiàn)的傳導和空間的輻射。 (3)敏感器件,指容易被干擾的對象。如:A/D、D/
- 關(guān)鍵字: 數字電路 干擾
數字電路介紹
數字電路
定義:
用數字信號完成對數字量進(jìn)行算術(shù)運算和邏輯運算的電路稱(chēng)為數字電路,或數字系統。由于它具有邏輯運算和邏輯處理功能,所以又稱(chēng)數字邏輯電路。
數字邏輯電路分類(lèi)
按功能來(lái)分:
1、組合邏輯電路
簡(jiǎn)稱(chēng)組合電路,它由最基本的的邏輯門(mén)電路組合而成。特點(diǎn)是:輸出值只與當時(shí)的輸入值有關(guān),即輸出惟一地由當時(shí)的輸入值決定。電路沒(méi)有記憶功能,輸出狀態(tài)隨著(zhù)輸入狀態(tài)的 [ 查看詳細 ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
