EEPW首頁(yè) >>
主題列表 >>
多核
多核 文章 進(jìn)入多核技術(shù)社區
多核與多緒在各種運算體系的整合與對抗
- 多核心架構是處理器的主流設計方式之一,不論在超級計算機、服務(wù)器領(lǐng)域、個(gè)人計算機,小至掌上型行動(dòng)裝置,不論是同質(zhì)核心,甚或是異質(zhì)核心,多核架構帶給消費者的好處也越來(lái)越明顯。 ??????? 但是多核架構必須結合多個(gè)核心,在電路規模以及芯片復雜度上的增加必須藉由制程來(lái)抵消,而多執行緒雖然也可以跟多核架構兼容并蓄,但在嵌入式環(huán)境中,卻是呈現分庭抗禮的狀態(tài),兩者各有優(yōu)勢,但也有其缺點(diǎn),短期之內可預見(jiàn)此2大架構在嵌入式應用中各擅勝場(chǎng)。
- 關(guān)鍵字: 多核 處理器
數字化應用中的多核DSP
- ??? ??? DSP是對數字信號進(jìn)行高速實(shí)時(shí)處理的專(zhuān)用處理器。 ?????? 在當今的數字化的背景下,DSP以其高性能和軟件可編程等特點(diǎn),已經(jīng)成為電子工業(yè)領(lǐng)域增長(cháng)最迅速的產(chǎn)品之一,人們對其性能、功耗和成本也提出了越來(lái)越高的要求,迫使DSP廠(chǎng)商開(kāi)始在單一矽片上集成更多的處理器內核。本文分析了多核DSP必須面臨的挑戰,介紹了一些常見(jiàn)的多核DSP產(chǎn)品。 數字信號處理器(DSP)是對數
- 關(guān)鍵字: 多核 DSP
多核處理器的九大關(guān)鍵技術(shù)
- 與單核處理器相比,多核處理器在體系結構、軟件、功耗和安全性設計等方面面臨著(zhù)巨大的挑戰,但也蘊含著(zhù)巨大的潛能。 CMP和SMT一樣,致力于發(fā)掘計算的粗粒度并行性。CMP可以看做是隨著(zhù)大規模集成電路技術(shù)的發(fā)展,在芯片容量足夠大時(shí),就可以將大規模并行處理機結構中的SMP(對稱(chēng)多處理機)或DSM(分布共享處理機)節點(diǎn)集成到同一芯片內,各個(gè)處理器并行執行不同的線(xiàn)程或進(jìn)程。在基于SMP結構的單芯片多處理機中,處理器之間通過(guò)片外Cache或者是片外的共享存儲器來(lái)進(jìn)行通信。而基于DSM結構的單芯
- 關(guān)鍵字: 多核 處理器
多核處理器技術(shù)應用趨勢分析
- 多內核是指在一枚處理器中集成兩個(gè)或多個(gè)完整的計算引擎(內核),多核處理器是單枚芯片(也稱(chēng)為“硅核”),能夠直接插入單一的處理器插槽中,但操作系統會(huì )利用所有相關(guān)的資源,將它的每個(gè)執行內核作為分立的邏輯處理器。通過(guò)在兩個(gè)執行內核之間劃分任務(wù),多核處理器可在特定的時(shí)鐘周期內執行更多任務(wù)。 多核技術(shù)能夠使服務(wù)器并行處理任務(wù),多核系統更易于擴充,并且能夠在更纖巧的外形中融入更強大的處理性能,這種外形所用的功耗更低、計算功耗產(chǎn)生的熱量更少。多核架構能夠使目前的軟件更出色地運行,并創(chuàng )建
- 關(guān)鍵字: 多核 處理器
多核系統設計標準
- ?????? 實(shí)施多核系統的最大挑戰是什么?對這個(gè)問(wèn)題的回答當然是見(jiàn)仁見(jiàn)智,但是,如果您詢(xún)問(wèn)大多數業(yè)界學(xué)者,他們會(huì )說(shuō)是編程。 ?????? 雖然很多公司和研究人員都在努力解決多核的編程問(wèn)題,但是也有大量處理器供應商正在力爭改進(jìn)其架構,以應對不斷增長(cháng)的內核數目。例如,單核設備的數據總線(xiàn)只有“一張吃飯的嘴”,添加第二個(gè)內核后,總線(xiàn)負載就翻倍了。每添加一個(gè)內核,面臨的
- 關(guān)鍵字: 多核 嵌入式
ARM多核和MIPS多執行緒嵌入式處理器技術(shù)剖析
- ???????? 在嵌入式裝置中建置多核心(包含同質(zhì)或異質(zhì))以及多執行緒技術(shù),的確能帶來(lái)諸多效益,尤其是改進(jìn)系統效能方面最為明顯。 ???????? 盡管RISC嵌入式技術(shù)所面臨的挑戰越來(lái)越多,但是在維持以往嵌入式軟件資源兼容性的前提之下,能夠改善其未來(lái)適用性,并且有效提升新系統的效能表現,使其不失為良好的解決方案。 ??&
- 關(guān)鍵字: ARM MIPS 嵌入式 處理器 多核
CPU多核的未來(lái)如何?設計者眾說(shuō)紛紜
- 微處理器的工程師們認同多核設計是未來(lái)的潮流,但在如何實(shí)現和克服所面臨的困難上,他們分歧非常大。這是從ISSCC(InternationalSolid-StateCircuitsConference,國際晶體管電路討論會(huì ))2008上一個(gè)小組討論中得到的結論。 這個(gè)討論聚集了來(lái)自Intel、IBM、瑞薩、Sun、AMD以及創(chuàng )業(yè)公司Tilera的資深工程師。AMD的資深研究員ChuckMoore努力申明由于為各種不同任務(wù)而優(yōu)化而產(chǎn)生的許多異質(zhì)的核,未來(lái)的潮流會(huì )轉移到一種新的軟件模式。 他暗示計算
- 關(guān)鍵字: 微處理器 CPU 多核
多核DSP結構與超核DSP結構
- Internet爆炸性的增長(cháng),線(xiàn)路網(wǎng)絡(luò )與分組網(wǎng)絡(luò )的加速融合,對通信設備和應用提出了一系列新的要求。目前的線(xiàn)路交換技術(shù)是在Internet時(shí)代之前很久設計的,由于它們只對通話(huà)業(yè)務(wù)進(jìn)行優(yōu)化,已不能支持當今成指數增長(cháng)的數據業(yè)務(wù)。為此,服務(wù)提供商正在部署分組網(wǎng)絡(luò )(Internet協(xié)議)和信元網(wǎng)絡(luò )(ATM),并從老式設備轉向以分組交換為中心的軟交換技術(shù)和媒介網(wǎng)關(guān)。? ??本文旨在幫助那些正在構建分組交換技術(shù)的公司解決在設計新型網(wǎng)絡(luò )時(shí)遇到的眾多難題中的一個(gè)問(wèn)題:如何管理好有關(guān)語(yǔ)音
- 關(guān)鍵字: 多核 DSP 超核 結構
多核時(shí)代,嵌入式編程和應用之出路

- 2007年7月中旬,英特爾公司在大連召開(kāi)“2007英特爾中國多核技術(shù)學(xué)術(shù)論壇”,來(lái)自全國40多所高校的近百名教師濟濟一堂,探討多核時(shí)代的軟件編程方法和應用方案。 摩爾定律=晶體管預算+最低功耗+最低成本 Intel副總裁兼中國產(chǎn)品開(kāi)發(fā)總經(jīng)理王文漢博士指出,摩爾定律也隨著(zhù)時(shí)代的變遷而變換著(zhù)內容。1965年誕生的摩爾定律預測每?jì)赡昃w管的密度翻一番。最早是在芯片上晶體管密度提高;后來(lái)變?yōu)樗俣忍嵘?,即CPU的主頻越來(lái)越快;此時(shí)又帶來(lái)了散熱問(wèn)題,因此現在追求能耗的降低。既追求密度、
- 關(guān)鍵字: 多核 嵌入式 編程 應用
多核環(huán)境中的高效率調試方法
- 毫無(wú)疑問(wèn),多核多線(xiàn)程是未來(lái)處理器的發(fā)展方向?;厥滋幚砥鞯陌l(fā)展歷程,并行技術(shù)從指令級的超標量發(fā)展到線(xiàn)程級的超線(xiàn)程或者并發(fā)多線(xiàn)程,再到今天處理器級的多內核,總的趨勢都沒(méi)有改變。英特爾、Sun和IBM等大公司目前已經(jīng)投身到多核或者多線(xiàn)程技術(shù)的浪潮之中。當今的網(wǎng)絡(luò )應用日趨復雜,對性能的要求不斷提高,無(wú)論是需求推動(dòng)技術(shù),還是技術(shù)激發(fā)了新的需求,并行技術(shù)都將是未來(lái)信息基礎設施建設的必然選擇。 對于嵌入式裝置而言,多核技術(shù)可以提供更高的處理器性能、更有效的電源利用率,并且占用更少的物理空間,因而具有許多單核處
- 關(guān)鍵字: 多核 多線(xiàn)程 處理器 MCU和嵌入式微處理器
利用圖形化平臺開(kāi)發(fā)多核嵌入式系統
- 多核、多線(xiàn)程是嵌入式設計的未來(lái)趨向 近幾年來(lái),處理器的速度遭遇到了瓶頸。在過(guò)去40年里摩爾定律表明,每隔18到24個(gè)月半導體芯片中晶體管的數量就會(huì )增加一倍,而芯片性能也隨之線(xiàn)性增長(cháng)。過(guò)去,芯片生產(chǎn)廠(chǎng)商通過(guò)增加處理器的時(shí)鐘速度來(lái)提高芯片的性能,如從100MHz到200MHz,再到最近的幾GHz。但是在今天,由于功耗和散熱的限制,提高時(shí)鐘速度來(lái)增加性能的方法是行不通的了。芯片廠(chǎng)商開(kāi)始轉向另一種全新的芯片構架,就是使單個(gè)芯片具有多個(gè)處理器器核心。使用多核處理器,程序員們可以完成比使用單核心更多的任務(wù)。
- 關(guān)鍵字: 0712_A 雜志_技術(shù)長(cháng)廊 多核 嵌入式系統 MCU和嵌入式微處理器
多核調試新方法探討
- 對于嵌入式裝置而言,多核技術(shù)可以提供更高的處理器性能、更有效的電源利用率,并且占用更少的物理空間,因而具有許多優(yōu)勢。 要想充分發(fā)揮多核以及多處理解決方案的潛能,僅僅擁有高性能的芯片是不夠的,還需要采用新的編程方法、調試方法和工具。在傳統上,JTAG技術(shù)主要是用于硬件調試,如今也常常用于基于代理的調試(Agent-based debugging)。然而,在多核和多處理的環(huán)境中,片上調試(On-chip debugging)正在扮演著(zhù)越來(lái)越重要的角色。 多核軟件調試的難點(diǎn) 多核環(huán)境顯著(zhù)增
- 關(guān)鍵字: 0712_A 雜志_技術(shù)長(cháng)廊 多核 內存 JTAG MCU和嵌入式微處理器
飛思卡爾公司的多核戰略
- 目前,芯片級的多核處理技術(shù)是人們可以預見(jiàn)到的、能顯著(zhù)提升性能的唯一策略,每一家引領(lǐng)潮流的處理器公司都制定了一項多核戰略。Freescale Semiconductor公司最近也完成了多核戰略的修訂。 公司自從上世紀90年代中期以來(lái),就一直在出售某種類(lèi)型的多核芯片。Freescale的被廣泛采用的PowerQUICC通信芯片是一種非對稱(chēng)式的多核處理器,它集成了一個(gè)通用型Power架構的內核,該內核內置一個(gè)專(zhuān)用的網(wǎng)絡(luò )連接加速引擎。這些加速引擎最早于1995年以PowerQUICC通信處理器模塊(CP
- 關(guān)鍵字: 0712_A 雜志_技術(shù)長(cháng)廊 飛思卡爾 多核 芯片 MCU和嵌入式微處理器
多核調試方案加速開(kāi)發(fā)進(jìn)程
- 對于嵌入式設備而言,多核技術(shù)是指在單一處理器芯片中放入多個(gè)處理內核,可提供更高的處理器性能、更有效的電源利用率,并且占用更少的物理空間,因此給硬件和軟件開(kāi)發(fā)工程師帶來(lái)了許多優(yōu)勢。 與多核解決方案相提并論的是多處理器技術(shù),即在單塊電路板或一個(gè)集成系統中包含多個(gè)處理器。為充分發(fā)揮多核以及多處理解決方案的潛能,僅僅擁有高性能的芯片是不夠的,還需要采用新的調試方法和工具,以幫助軟件和硬件開(kāi)發(fā)人員在完整的多核系統環(huán)境中高效地進(jìn)行調試工作,進(jìn)而對“編譯—
- 關(guān)鍵字: 多核 調試 加速 開(kāi)發(fā) 嵌入式系統 嵌入式
多核介紹
多內核是指在一枚處理器中集成兩個(gè)或多個(gè)完整的計算引擎(內核)。多核技術(shù)的開(kāi)發(fā)源于工程師們認識到,僅僅提高單核芯片的速度會(huì )產(chǎn)生過(guò)多熱量且無(wú)法帶來(lái)相應的性能改善,先前的處理器產(chǎn)品就是如此。他們認識到,在先前產(chǎn)品中以那種速率,處理器產(chǎn)生的熱量很快會(huì )超過(guò)太陽(yáng)表面。即便是沒(méi)有熱量問(wèn)題,其性?xún)r(jià)比也令人難以接受,速度稍快的處理器價(jià)格要高很多。
英特爾工程師們開(kāi)發(fā)了多核芯片,使之滿(mǎn)足“橫向擴展”(而非 [ 查看詳細 ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
