EEPW首頁(yè) >>
主題列表 >>
多核
多核 文章 進(jìn)入多核技術(shù)社區
創(chuàng )新與集成——Intel嵌入式產(chǎn)品開(kāi)發(fā)信條

- 專(zhuān)訪(fǎng)英特爾大中國區嵌入式產(chǎn)品銷(xiāo)售及市場(chǎng)總監程宇樑(Lawrence Cheng) FAE張志斌 英特爾大中國區嵌入式產(chǎn)品銷(xiāo)售及市場(chǎng)總監程宇樑(Lawrence Cheng) Lawrence Cheng:Intel在嵌入式這個(gè)行業(yè)已經(jīng)從事了30年了,定義嵌入式產(chǎn)品是非常困難的,嵌入式產(chǎn)品這個(gè)行業(yè)以及Intel對于這個(gè)行業(yè)的參與可以說(shuō)分布在眾多的市場(chǎng)細分,涉及到眾多的產(chǎn)品和眾多的平臺,我
- 關(guān)鍵字: Intel 嵌入式 多核 SoC 處理器
多核調試新方法探討
- 美國風(fēng)河系統公司 韓青 對于嵌入式裝置而言,多核技術(shù)可以提供更高的處理器性能、更有效的電源利用率,并且占用更少的物理空間,因而具有許多優(yōu)勢?! ∫氤浞职l(fā)揮多核以及多處理解決方案的潛能,僅僅擁有高性能的芯片是不夠的,還需要采用新的編程方法、調試方法和工具。在傳統上,JTAG調試技術(shù)主要是用于硬件Bring-Up,如今也常常被用于配合基于代理的調試(agent-based debugging)。然而,在多核和多處理的環(huán)境中,片上調試(on-chip debugging)正在扮演著(zhù)越來(lái)越重要的角色。
- 關(guān)鍵字: 調試 多核
奧運無(wú)線(xiàn)標準McWill選定基帶處理芯片
- 近日,沉寂多時(shí)的國產(chǎn)廣域網(wǎng)移動(dòng)寬帶技術(shù)McWiLL總算有了新消息,比克奇公司(picoChip Design Limited)宣布,北京信威通信技術(shù)股份有限公司在其最新的McWiLL基站設計中,選用了比克奇公司的PC203作為基帶處理器。
- 關(guān)鍵字: McWiLL 無(wú)線(xiàn)寬帶 奧運 無(wú)線(xiàn)標準 處理器 基帶 信威 PicoChip DSP 多核 通訊 無(wú)線(xiàn) 網(wǎng)絡(luò ) 無(wú)線(xiàn)網(wǎng)絡(luò )
多核編程的幾個(gè)難題及其應對策略
- 隨著(zhù)多核 CPU的出世,多核編程方面的問(wèn)題將擺上了程序員的日程,有許多老的程序員以為早就有多CPU的機器,業(yè)界在多CPU機器上的編程已經(jīng)積累了很多經(jīng)驗,多核CPU上的編程應該差不多,只要借鑒以前的多任務(wù)編程、并行編程和并行算法方面的經(jīng)驗就足夠了。 我想說(shuō)的是,多核機器和以前的多CPU機器有很大的不同,以前的多CPU機器都是用在特定領(lǐng)域,比如服務(wù)器,或者一些可以進(jìn)行大型并行計算的領(lǐng)域,這些領(lǐng)域很容易發(fā)揮出多CPU的優(yōu)勢,而現在多核機器則是應用到普通用戶(hù)的各個(gè)層面,特別
- 關(guān)鍵字: 多核 編程
多核時(shí)代:填補軟硬件之間的鴻溝
- 計算機硬件與軟件之間的互動(dòng)已經(jīng)發(fā)展了50年之久。但在過(guò)去,雙方的關(guān)系仍然保持一定的距離。往往是由硬件工程師研制出芯片之后,再扔給軟件程序員。而隨著(zhù)多核處理器的出現,硬件/軟件之間的聯(lián)系會(huì )變得更加緊密。芯片制造商們逐漸認識到,多核架構正在從根本上改變傳統的軟件生產(chǎn)模式——過(guò)去的軟件通常都是單線(xiàn)程的,要對它們進(jìn)行改編使之適合多線(xiàn)程、多內核技術(shù)非常困難。因此,如果芯片廠(chǎng)商要想推廣自己的產(chǎn)品,就必須想方設法縮短硬件和應
- 關(guān)鍵字: 多核 處理器 嵌入式系統
Octopiler將為多核處理器編程者帶來(lái)幫助
- IBM編譯器將使應用程序更加適用Cell芯片的9核處理器。 使用Cell芯片的開(kāi)發(fā)人員將可從IBM的新工程O(píng)ctopiler獲得幫助。 編寫(xiě)Cell代碼并不容易,因為其中涉及到中央處理內核與8個(gè)特定作用的引擎。然而,IBM Research計劃在下個(gè)月發(fā)布其指南的Octopiler編程項目,正在努力對此做出改變。在這一項目中,軟件開(kāi)發(fā)工具將一個(gè)獨立的、人工編寫(xiě)的程序轉換為同時(shí)運行在各自?xún)群酥械某绦颉?“Cell編程相對比較困難,” Illuminata的分析員Gordon
- 關(guān)鍵字: IBM 編譯器 Octopiler 多核 處理器 嵌入式系統
數字化應用中的多核DSP
- DSP是對數字信號進(jìn)行高速實(shí)時(shí)處理的專(zhuān)用處理器。在當今的數字化的背景下,DSP以其高性能和軟件可編程等特點(diǎn),已經(jīng)成為電子工業(yè)領(lǐng)域增長(cháng)最迅速的產(chǎn)品之一,人們對其性能、功耗和成本也提出了越來(lái)越高的要求,迫使DSP廠(chǎng)商開(kāi)始在單一矽片上集成更多的處理器內核。本文分析了多核DSP必須面臨的挑戰,介紹了一些常見(jiàn)的多核DSP產(chǎn)品。 數字信號處理器(DSP)是對數字信號進(jìn)行高速實(shí)時(shí)處理的專(zhuān)用處理器。在當今的數字化的背景下,DSP以其高性能和軟件可編程等特點(diǎn),已經(jīng)成為電子工業(yè)領(lǐng)域增長(cháng)最迅速的產(chǎn)品之一。據
- 關(guān)鍵字: 多核 DSP 嵌入式系統
多核處理器的九大關(guān)鍵技術(shù)
- 與單核處理器相比,多核處理器在體系結構、軟件、功耗和安全性設計等方面面臨著(zhù)巨大的挑戰,但也蘊含著(zhù)巨大的潛能。 CMP和SMT一樣,致力于發(fā)掘計算的粗粒度并行性。CMP可以看做是隨著(zhù)大規模集成電路技術(shù)的發(fā)展,在芯片容量足夠大時(shí),就可以將大規模并行處理機結構中的SMP(對稱(chēng)多處理機)或DSM(分布共享處理機)節點(diǎn)集成到同一芯片內,各個(gè)處理器并行執行不同的線(xiàn)程或進(jìn)程。在基于SMP結構的單芯片多處理機中,處理器之間通過(guò)片外Cache或者是片外的共享存儲器來(lái)進(jìn)行通信。而基于DSM結構的單芯片多
- 關(guān)鍵字: 多核 處理器 嵌入式系統
軟件支持成“軟肋” 發(fā)展多核困惑重重
- 多核心的思想并不新鮮,制造工藝的上的局限導致了直到目前多核處理器在成本上才有跟以前單核處理器相當的水準。當然,即便是最先進(jìn)的65nm工藝,制造一塊兩個(gè)核心以上的處理器,成本依然還相當高昂。 眾“核”難調 即便是在制造上沒(méi)有大問(wèn)題,就處理器的系統結構而言,多核處理器依然面臨大問(wèn)題。如果僅僅簡(jiǎn)單地考慮多核的物理連接,而沒(méi)有充分考慮到處理器的運行和使用模式,將極大限制處理器的利用率,尤其是在處理有資源沖突應用的時(shí)候,多個(gè)核心之間的資源調配就成了效率關(guān)鍵。在目前的算法條件下,還沒(méi)有更好的控制兩
- 關(guān)鍵字: 軟件 編程 多核 嵌入式系統
前景春光無(wú)限 多核處理器技術(shù)應用趨勢分析
- 多內核是指在一枚處理器中集成兩個(gè)或多個(gè)完整的計算引擎(內核),多核處理器是單枚芯片(也稱(chēng)為“硅核”),能夠直接插入單一的處理器插槽中,但操作系統會(huì )利用所有相關(guān)的資源,將它的每個(gè)執行內核作為分立的邏輯處理器。 通過(guò)在兩個(gè)執行內核之間劃分任務(wù),多核處理器可在特定的時(shí)鐘周期內執行更多任務(wù)。 多核技術(shù)能夠使服務(wù)器并行處理任務(wù),多核系統更易于擴充,并且能夠在更纖巧的外形中融入更強大的處理性能,這種外形所用的功耗更低、計算功耗產(chǎn)生的熱量更少。多核架構能夠使
- 關(guān)鍵字: 多核 嵌入式系統
多核環(huán)境中的高效率調試方法
- 毫無(wú)疑問(wèn),多核多線(xiàn)程是未來(lái)處理器的發(fā)展方向?;厥滋幚砥鞯陌l(fā)展歷程,并行技術(shù)從指令級的超標量發(fā)展到線(xiàn)程級的超線(xiàn)程或者并發(fā)多線(xiàn)程,再到今天處理器級的多內核,總的趨勢都沒(méi)有改變。英特爾、Sun和IBM等大公司目前已經(jīng)投身到多核或者多線(xiàn)程技術(shù)的浪潮之中。當今的網(wǎng)絡(luò )應用日趨復雜,對性能的要求不斷提高,無(wú)論是需求推動(dòng)技術(shù),還是技術(shù)激發(fā)了新的需求,并行技術(shù)都將是未來(lái)信息基礎設施建設的必然選擇。 對于嵌入式裝置而言,多核技術(shù)可以提供更高的處理器性能、更有效的電源利用率,并且占用更少的物理空間,因而具有許多單
- 關(guān)鍵字: 多核 嵌入式系統 JTAG調試
多核介紹
多內核是指在一枚處理器中集成兩個(gè)或多個(gè)完整的計算引擎(內核)。多核技術(shù)的開(kāi)發(fā)源于工程師們認識到,僅僅提高單核芯片的速度會(huì )產(chǎn)生過(guò)多熱量且無(wú)法帶來(lái)相應的性能改善,先前的處理器產(chǎn)品就是如此。他們認識到,在先前產(chǎn)品中以那種速率,處理器產(chǎn)生的熱量很快會(huì )超過(guò)太陽(yáng)表面。即便是沒(méi)有熱量問(wèn)題,其性?xún)r(jià)比也令人難以接受,速度稍快的處理器價(jià)格要高很多。
英特爾工程師們開(kāi)發(fā)了多核芯片,使之滿(mǎn)足“橫向擴展”(而非 [ 查看詳細 ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
