Cadence推出IEV 帶來(lái)形式分析與仿真引擎雙重動(dòng)力
全球電子設計創(chuàng )新領(lǐng)先企業(yè)Cadence設計系統公司今天在CDNLive! Silicon Valley上推出了Cadence Incisive Enterprise Verifier (IEV)。它是一個(gè)整合式驗證解決方案,可通過(guò)形式分析和仿真引擎的雙重作用,帶來(lái)獨特和全新的功能。 IEV可幫助設計和驗證工程師發(fā)現深藏的邊角情形(corner-case)bug,能測試到單獨使用形式或仿真引擎漏掉的隱蔽的覆蓋點(diǎn)。 IEV通過(guò)更快建立設計和更快發(fā)現bug,可提高生產(chǎn)效率;通過(guò)產(chǎn)生更多指標提高可預測性,可促進(jìn)驗證閉合;并通過(guò)找出設計中的更多bug,可改善品質(zhì)。
本文引用地址:http://dyxdggzs.com/article/98962.htmIEV內整合了仿真與形式功能,使工程師們能以新的方式利用斷言。 形式分析中使用的相同斷言可自動(dòng)地由仿真引擎使用,以便為設計生成新的激勵。 此外,IEV能在形式和仿真引擎間自動(dòng)來(lái)回切換,既能利用仿真的快速設計探索,又能利用形式分析的驗證徹底性。 設計和驗證工程師從斷言中獲得了更高的收益,采用也變得更容易,因為IEV能在一個(gè)熟悉的仿真環(huán)境中提供強大的形式分析。 (點(diǎn)此觀(guān)看IEV產(chǎn)品公告視頻。)
“基于多語(yǔ)言方法,我們在標準驗證流程中既使用形式分析也使用testbench仿真,”意法半導體MMS微控制器部門(mén)驗證經(jīng)理Mirella Negro Marcigaglia表示。 “Incisive Enterprise Verifier將這些技術(shù)綜合,加速了我們在以前開(kāi)發(fā)過(guò)程非??亢蟮碾A段才執行的那些任務(wù),從而縮短了我們的項目驗證時(shí)間。”
IEV可以在項目早期獲得testbench之前檢測到更多的bug和執行更多的覆蓋指標。 IEV將仿真與形式緊密整合,提供的功能遠超市場(chǎng)上現有的那些“混合”產(chǎn)品。 其特有的特性有:更容易的安裝、針對大多數用戶(hù)的自動(dòng)操作、針對專(zhuān)家級用戶(hù)的精細控制、斷言調試功能等。 IEV還具有對驗證規劃的支持、服務(wù)器群(server farm)上的回歸操作、多核性能改進(jìn)、對回歸運行上收集的指標的合并等。 IEV與Incisive Enterprise Manager無(wú)縫連接,可在各大型項目間達到指標驅動(dòng)的驗證。
“在今天的設計上進(jìn)行徹底、高效的驗證的難度,正隨著(zhù)設計本身的尺寸和復雜度的增長(cháng)而同步增大,”Cadence企業(yè)驗證產(chǎn)品營(yíng)銷(xiāo)總監Tom Anderson表示。 “對于任何希望推動(dòng)他們驗證項目的企業(yè),Incisive Enterprise Verifier都應該能夠引起他們的興趣。 這一全新產(chǎn)品擴大了基于斷言驗證的范圍,能找出更多bug,推動(dòng)設計更快地朝驗證閉合前進(jìn)。”
我們將在周四在CDNLive! Silicon Valley大會(huì )的用戶(hù)宣講會(huì )上詳細介紹Incisive Enterprise Verifier。
評論