<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > Camera Link協(xié)議和FPGA的數字圖像信號源設計

Camera Link協(xié)議和FPGA的數字圖像信號源設計

作者:王小艷,張會(huì )新,孫永生,楊倩 時(shí)間:2008-09-11 來(lái)源:中電網(wǎng) 收藏

  1 引言

本文引用地址:http://dyxdggzs.com/article/87949.htm

  目前,各種圖像設備已廣泛應用到航空航天、軍事、醫療等領(lǐng)域。圖像信號源作為地面圖像采集裝置測試系統中的一部分,其傳輸方式及信號精度都是影響系統性能的重要因素。由于圖像信號的傳輸速率高,數據量大,在傳輸過(guò)程中,其精度和傳輸距離易受影響。為了提高信號傳輸距離和精度設計了由內部發(fā)出圖像數據,并通過(guò)進(jìn)行整體時(shí)序控制;輸出接口信號轉換成符合的低電壓差分信號(LVDS)進(jìn)行傳輸。該圖像信號源已成功應用于某彈載記錄器的地面測試臺系統中。

  2 接口及圖像數據接口信號

  是由國家半導體實(shí)驗室(National Semiconductor)提出的一種Channel Link技術(shù)發(fā)展而來(lái)的,該接口具有開(kāi)放式的接口協(xié)議,使得不同廠(chǎng)家既能保持產(chǎn)品的差異性,又能互相兼容。它在傳統LVDS傳輸數據的基礎上又加載了并轉串發(fā)送器和串轉并接收器,可在并行組合的單向鏈路、串行鏈路和點(diǎn)對點(diǎn)鏈路上,利用SER/DES(串行化/解串行化)技術(shù)以高達4.8 Gb/s的速度發(fā)送數據。CameraLink標準使用每條鏈路需兩根導線(xiàn)的LVDS傳輸技術(shù)。驅動(dòng)器接收28個(gè)單端數據信號和1個(gè)時(shí)鐘信號,這些信號以7:1的比例被串行發(fā)送,也就是5對LVDS信號通道上分別傳輸4組LVDS數據流和1組LVDS時(shí)鐘信號,即完成28位數據的同步傳輸只需5對線(xiàn),而且在多通道66 MHz像素時(shí)鐘頻率下傳輸距離可達6 m。

  Camera Link是在Channel Link的基礎上增加了一些相機控制信號和串行通信信號,定義出標準的接頭也就是標準化信號線(xiàn),讓Camera及影像卡的信號傳輸更簡(jiǎn)單化,同時(shí)提供基本架構(Base Configuration)、中階架構(Medium Configuration)及完整架構(Full Configuration)三種:基本架構屬單一Camera Link元件,為單一接頭;中階架構屬雙組Camera Link元件,為雙組接頭;完整架構屬三組Camera Link元件,為三組接頭。

  傳輸數據時(shí)使用的視頻同步信號固定不變,分別為: 幀同步信號FVAL:當FVAL為高電平時(shí),正輸出一幀有效數據;行同步信號LVAL:當LVAL為高電平時(shí),正輸出一個(gè)有效像元行(在兩個(gè)有效像元行中間,LVAL會(huì )跳過(guò)幾個(gè)無(wú)效的像素點(diǎn),可在實(shí)際應用時(shí)設定跳過(guò)的像素點(diǎn)數);數據有效信號DVAL:當FVAL和LVAL為高時(shí),DVAL為高電平,正輸出有效的數據;SPARE為備用信號。

  設計中使用了FVAL和LVAL信號,當FVAL和LVAL信號都為高電平時(shí),圖像信號源數據在像素時(shí)鐘信號PIXCLK的控制下依次發(fā)送。其接口信號時(shí)序如圖1所示。

  3圖像信號源的設計實(shí)現

  3.1設計方案

  檢測圖像數據記錄裝置性能、圖像信號源的標準圖像生成有兩種方法。一種是用直接生成信號,輸出圖像為0~255的灰度值圖像;另一種是通過(guò)上位機軟件下載圖像到信號源中,FPGA產(chǎn)生視頻同步信號和進(jìn)行整體邏輯控制。

  設計中采用了FPGA與Camera Link接口器件DS90CR-285相結合的方案,其圖像信號源數據、像素時(shí)鐘信號及視頻同步信號由FPGA內部模塊產(chǎn)生,經(jīng)過(guò)DS90CR285器件轉換成LVDS信號,接收端使用配套器件DS90CR286進(jìn)行解調??紤]到FPGA的現場(chǎng)可編程特性,使用靈活方便,能夠降低硬件電路設計難度。

  所以,該方案選擇FPGA作為主模塊。Camera Link接口器件DS90CR285是專(zhuān)用電平轉換器件,能將28位/TTL電平數據和一位像素時(shí)鐘信號分別轉換成4組LVDS數據流及一對LVDS時(shí)鐘信號進(jìn)行傳輸,由于采用差分傳輸方式,提高了傳輸距離及信號精度。

  3.2硬件結構

  圖2給出圖像信號源的硬件結構框圖,主要由圖像信號源和外圍電路組成。前者是設計的核心,它選用Xilinx公司的Spartan-Ⅱ系列FPGAXC2S50,用以設計系統時(shí)序、圖像數據及產(chǎn)生相應的信號;后者主要包括晶體振蕩器、電平轉換器件DS90CR285及輸入輸出接口。

  系統上電后,晶體振蕩器輸出時(shí)鐘信號,FPGA內部主控模塊將自動(dòng)產(chǎn)生與Camera Link協(xié)議相匹配的信號傳輸時(shí)序。FPGA內部產(chǎn)生的像素時(shí)鐘信號、幀同步信號、行同步信號和圖像數據一起進(jìn)入DS90CR285,并通過(guò)該電平轉換器件轉換成LVDS信號,每對LVDS信號之間采用雙絞線(xiàn)傳輸,以消除耦合干擾。圖2中曲線(xiàn)部分即為Camera Link接口。

  3.3 FPGA程序設計

  設計中采用VHDL硬件描述語(yǔ)言進(jìn)行時(shí)序設計。系統時(shí)鐘為125 MHz,信號源像素時(shí)鐘信號PIXCLK為系統時(shí)鐘6分頻,即21 MHz。本圖像信號源數據格式為640×480,幀頻為53 Hz,即每秒傳輸53幀圖像。行同步信號LVAL和幀同步信號FVAL均由像索時(shí)鐘信號進(jìn)行計數產(chǎn)生,其時(shí)序如圖3所示。

  其中P1為71個(gè)PIXCLK時(shí)鐘周期:A為640個(gè)PIXCLK;即一行包含640個(gè)像素點(diǎn);Q為94個(gè)PIXCLK;P2為23個(gè)PIXCLK,幀同步信號FVAL為低電平的時(shí)間是38 074個(gè)PIXCLK。一幀圖像包含480行有效數據,可計算出傳輸一幀圖像信號的時(shí)間為480×(A+Q)+38 074=390 394個(gè)PIXCLK時(shí)鐘周期,幀頻為21 MHz÷390 394=53 Hz,滿(mǎn)足設計要求。

  產(chǎn)生行同步信號、幀同步信號和圖像數據部分程序代碼如下:

 
  上述代碼中,lval為行同步信號;fval為幀同步信號;U12_data為圖像數據。

  3.4實(shí)驗結果

  將程序下載到FPGA進(jìn)行實(shí)現。圖4給出該圖像信號源產(chǎn)生的視頻同步信號,即幀同步電壓信號Ufval和同步電壓信號Ulval。由圖4中可見(jiàn),符合設計時(shí)序的要求。

  4結語(yǔ)

  根據提供的方案,使用FPGA設計的圖像信號源結構簡(jiǎn)單,實(shí)現方便,而且具有很強的可擴展性?;贑amera Link接口協(xié)議的圖像信號采用LVDS方式傳輸,增加了傳輸距離,提高了傳輸過(guò)程中的信號精度。在地面測試臺系統的應用中,該圖像信號源運行穩定、可靠,各項指標均能滿(mǎn)足各項設計要求。



關(guān)鍵詞: FPGA Camera Link 標準 CMOS

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>