Actel推出Libero集成開(kāi)發(fā)環(huán)境 8.4
Actel公司宣布其Libero® 集成開(kāi)發(fā)環(huán)境 (IDE) 增添全新的功耗優(yōu)化和增強的設計創(chuàng )建功能。全新的Libero IDE 8.4針對基于 Flash的IGLOO®、IGLOO PLUS和 ProASIC®3L現場(chǎng)可編程門(mén)陣列 (FPGA),提供由1.14V至 1.575V的FPGA內核工作電壓范圍,為設計人員提供額外的內核電壓選擇,以實(shí)現更低的功耗。新版本Libero IDE改進(jìn)了SmartPower功耗分析工具,便于比較同一設計的多種設計實(shí)現和器件不同工作條件下的狀況,以及它們所帶來(lái)的功耗和電池壽命影響。Libero IDE 8.4允許由Actel創(chuàng )建或第三方的IP構件、用戶(hù)開(kāi)發(fā)的HDL模塊,以及膠粘邏輯功能在設計項目中輕易集成,從而實(shí)現快速、高效的設計創(chuàng )建。
本文引用地址:http://dyxdggzs.com/article/86837.htmActel 軟件工具高級市場(chǎng)經(jīng)理Fred Wickersham稱(chēng):“我們明白在功耗和開(kāi)發(fā)周期敏感的市場(chǎng)中,軟件開(kāi)發(fā)工具對于項目的成功至關(guān)重要。不管是簡(jiǎn)單的低功耗設計或復雜的以處理器為基礎的系統級芯片方案,全新Libero IDE 8.4都可以顯著(zhù)地簡(jiǎn)化設計過(guò)程,通過(guò)提供易于使用的工具以找出設計中的功耗源并降低其功耗,省去繁瑣的設計任務(wù)如針對邏輯功能編寫(xiě)新的HDL代碼,自動(dòng)實(shí)現多種功能在FPGA上或外部的連接。”
Libero IDE 8.4的提升功能
全新Libero IDE 8.4擴大了FPGA的內核工作電壓范圍,達到1.14V至1.575V,適合基于 Flash的1.2V IGLOO、IGLOO PLUS和ProASIC3L FPGA 應用,使設計人員擁有更多的內核工作電壓選擇,以達更低的功耗。Libero IDE 8.4還提升了SmartPower功耗分析功能。在新版本Libero IDE中,用戶(hù)可以創(chuàng )建和比較多種用戶(hù)定義的功率曲線(xiàn)“場(chǎng)景” (scenarios),讓用戶(hù)測試不同的運作狀況,更好地針對其功率敏感應用找出最佳的設計方法。SmartPower同時(shí)新增圖形化的功耗顯示功能,為用戶(hù)帶來(lái)更好的易用性,以及全面了解設計中所有功能模式的功耗狀況。
傳統的設計方法包括從底層生成HDL代碼或原理圖設計,以便創(chuàng )建和縫合,構成FPGA系統或子系統必需的邏輯功能組合。Libero IDE 8.4改進(jìn)了SmartDesign功能,允許用戶(hù)將由自己或第三方創(chuàng )建的HDL模塊、IP核,以及膠粘邏輯功能導入項目區,因而能夠從導入功能或現有的IP核目錄中快速選擇所需的構件,然后將它們拖放到構件視圖中的一個(gè)白板“畫(huà)布”(canvas)上,讓用戶(hù)在其中查看和連接這些構件。最后自動(dòng)創(chuàng )建出經(jīng)設計準則檢查和可預備進(jìn)行物理綜合 (synthesis-ready) 的HDL文件。SmartDesign支持快速構建簡(jiǎn)單的設計或精細復雜的基于處理器的系統級芯片解決方案。
價(jià)格與供貨
Actel Libero IDE Gold (金) 版本可供用戶(hù)免費在Windows平臺上使用,Actel Libero IDE 8.4 Platinum (白金) 版本則運行于Windows和 Linux平臺,而所有版本均提供一年期可更新的使用。
評論