基于TMS320F2812的快速以太網(wǎng)通信系統平臺
引言
本文引用地址:http://dyxdggzs.com/article/86066.htm隨著(zhù)Internet應用的日益普及,信息共享程度的不斷提高。嵌入式設備的數字化和網(wǎng)絡(luò )化已經(jīng)成為必然趨勢,目前市場(chǎng)上的主流嵌入式操作系統都包含了TCP/IP網(wǎng)絡(luò )協(xié)議棧。這些商品化的TCP/IP協(xié)議棧運行可靠、性能也非常好,但是價(jià)格較高,降低了市場(chǎng)競爭力。因此,開(kāi)發(fā)自主知識產(chǎn)權的TCP/IP協(xié)議棧的要求變的日益迫切而有意義。
本文的研究目標是建立一個(gè)DSP系統的網(wǎng)絡(luò )通信平臺,實(shí)現DSP系統與網(wǎng)絡(luò )中其他通信設備的高速數據傳輸。雖然選擇了TI公司的TMS320F2812 DSP,但是本文提出的方案,具有很大程度的通用性,對其他系列的DSP或CPU系統也有一定的參考價(jià)值。
TCP/IP協(xié)議棧的體系結構
以太網(wǎng)最典型的應用形式是Ethernet+TCP/IP,即在由以太網(wǎng)構建的底層傳輸網(wǎng)絡(luò )上采用已成為通用標準的網(wǎng)絡(luò )傳輸協(xié)議TCP/IP進(jìn)行數據通信,這是當今最流行,應用最廣泛的以太網(wǎng)通信方式。
國際標準化組織(ISO)制定了開(kāi)放式系統互連(OSI)參考模型,將通信會(huì )話(huà)需要的各個(gè)過(guò)程劃分為7個(gè)相對獨立的功能層次,與OSI參考模型不同,TCP/IP模型側重于互連設備之間的數據傳輸,而不是嚴格的層次劃分。
通常,OSI參考模型在從理論上解釋互聯(lián)網(wǎng)通信機制時(shí)比較適合,而TCP/IP模型則在具體的軟件實(shí)現中更為適合。
系統硬件設計
1 系統的總體結構
本文的以太網(wǎng)通信系統大致分為5個(gè)層次,由下向上分別為:硬件層、設備驅動(dòng)層、操作系統、網(wǎng)絡(luò )模塊和用戶(hù)代碼。系統硬件電路,包括DSP系統和以太網(wǎng)控制芯片Ax88796的接口電路,是系統的物理基礎??焖僖蕴W(wǎng)驅動(dòng)程序處于硬件抽象層,本身雖為軟件,但與硬件結合緊密,為操作系統提供了訪(fǎng)問(wèn)快速以太網(wǎng)控制芯片Ax88796或改變其工作行為的系統調用。μC/OS-Ⅱ操作系統處于系統內核,為用戶(hù)代碼統一管理系統軟硬件資源,提供用戶(hù)所需的底層服務(wù)。TCP/IP協(xié)議棧軟件為μC/OS-Ⅱ操作系統擴展了網(wǎng)絡(luò )通信能力。用戶(hù)代碼處理特定的應用程序細節,可以直接使用TCP/IP協(xié)議模塊提供的API函數,開(kāi)發(fā)基于以太網(wǎng)的通信項目。
2 系統硬件框圖
系統硬件包括TMS320F2812與IS61LV51216存儲器芯片的接口電路、TMS320F2812與快速以太網(wǎng)控制芯片Ax88796的接口電路。系統的軟件代碼在調試階段存放在擴展的RAM中,脫機運行后,用于存儲傳輸的圖像數據,故擴展了512KB。使用了ISSI公司生成的IS61LV51216存儲器芯片。以太網(wǎng)控制芯片Ax88796通過(guò)ISA接口與DSP相連,通過(guò)網(wǎng)絡(luò )隔離器16ST8515后,接入以太網(wǎng)絡(luò )中。電源監控電路在系統電源電壓出現波動(dòng)時(shí),給DSP系統提供復位信號,使系統程序重新初始化并運行,避免出現不可預知的錯誤。
圖1 硬件框圖
3 DSP系統硬件設計
?、傧到y電源設計
為了降低芯片功耗,TMS320F2812采用1.8V(1.9V@150MHz)內核電壓,但GPIO、FLASH等模塊采用3.3V供電。本課題選用TI公司的TPS767D301電源芯片。該芯片輸出兩路電壓,一路3.3V,另一路1.5~5.5V可調,支持1A電流輸出。系統中DSP芯片正常工作下消耗電流230mA,以太網(wǎng)接口芯片最大消耗電流120mA,RAM最大消耗電流180mA,系統總功耗為530mA,故TPS767D301能滿(mǎn)足系統要求。
?、谙到y時(shí)鐘設計
系統的時(shí)鐘電路有兩種方案可選擇,一種是使用外部時(shí)鐘源,即有源晶振。另一種是使用DSP內部的振蕩驅動(dòng)電路,外接一個(gè)晶體和兩個(gè)電容。有源晶振的特點(diǎn)是不需要芯片內部振蕩器,加上額定的電壓就能輸出規則的方波,缺點(diǎn)是輸出波形只能是固定的兩個(gè)電壓值:低電平(0V)和高電平(輸入供電電壓),另外器件成本高。外接晶體的特點(diǎn)是使用芯片內部振蕩電路,輸出的波形為正弦波,波形幅度由控制器決定,不存在電壓匹配的問(wèn)題。
TMS320F2812的I/O引腳一般為3.3V,但時(shí)鐘輸入腳卻是個(gè)例外,只能承受1.8V/1.9V的輸入電壓,而1.8V/1.9V的有源晶振市場(chǎng)上罕有出售,故采用無(wú)源晶振。
?、蹚臀浑娐吩O計
系統中有兩個(gè)芯片需要復位信號:DSP芯片和以太網(wǎng)控制芯片Ax88796。但二者對復位信號的要求各不相同,DSP是低電平復位,而Ax88796是高電平復位,故采用TI公司的專(zhuān)用復位芯片TPS3307。該芯片具有上電復位、手動(dòng)復位和電源監控三項功能。電路如圖2所示。
進(jìn)入正常的程序入口,Ax88796初始化內部寄存器。手動(dòng)復位的功能是當系統出現程序跑飛或需要系統重新初始化并運行時(shí),按下復位按鍵產(chǎn)生復位信號,使DSP進(jìn)入正常的程序入口。
?、芟到yRAM擴展
TMS320F2812內部已經(jīng)集成了18KB的RAM,對于一般的應用來(lái)說(shuō),已經(jīng)無(wú)須再擴展外部RAM。但是片內RAM能以150MIPS的速度進(jìn)行訪(fǎng)問(wèn),在對運算速度要求很高的處理程序中,通常將經(jīng)常訪(fǎng)問(wèn)的程序段放到內部RAM中運行,這樣能大大提高運行速度,因此片內RAM顯得格外寶貴。而且本系統是一個(gè)網(wǎng)絡(luò )通信系統,將來(lái)會(huì )用于進(jìn)行大量圖像的網(wǎng)絡(luò )傳輸,因而也要求外括RAM用于存放圖像文件。
圖2 復位電路
RAM選用ISSI公司的IS61LV51216,存儲容量為512K×16位,3.3V的供電電壓,訪(fǎng)問(wèn)速度有8ns、10ns、12ns、15ns可選擇。當CPU運行在150MHz的時(shí)候,地址和數據的最小有效時(shí)間為3個(gè)時(shí)鐘周期,即20ns,所以該存儲器接口不用考慮時(shí)序設計的問(wèn)題。
4 快速以太網(wǎng)硬件接口設計
Ax88796內部集成有10/100Mb/s自適應的物理層收發(fā)器和8K×16位的SRAM,支持MCS-51系列、80186系列、ISA以及MC68K系列等多種CPU總線(xiàn)類(lèi)型。Ax88796提供基于IEEE802.3/IEEE 802.3u局域網(wǎng)標準的10Mb/s和100Mb/s以太網(wǎng)控制功能,并采用IEEE 802.3u兼容的媒質(zhì)無(wú)關(guān)接口MII(Media Independent Interface)。此外,Ax88796還提供可選的標準打印接口,用于連接打印設備或作通用I/O端口。
①Ax88796的ISA接口設計
Ax88796有兩個(gè)輸入引腳CPU[1:0]設置不同的工作模式,用于和不同的CPU總線(xiàn)相連。在與TMS320F2812連接時(shí),將CPU[1:0]都拉低,設置為ISA總線(xiàn)接口。Ax88796的地址總線(xiàn)SA與數據總線(xiàn)SD分別與TMS320F2812的地址/數據總線(xiàn)相連,TMS320F2812通過(guò)I/O讀寫(xiě)Ax88796的寄存器來(lái)控制其狀態(tài),通過(guò)遠程DMA FIFOs與Ax88796的內部SRAM進(jìn)行數據交換。Ax88796的基地址默認值200H,所以基地址范圍為200H~21FH。Ax88796的ISA接口有10根地址線(xiàn),SA[9:0]。
?、贏(yíng)x88796電源設計
Ax88796具有多種電壓類(lèi)型:VDD、VDDA、VDDPD和VDDO,分別為芯片內部的數字電路、模擬電路、相位偵測模塊、收發(fā)器驅動(dòng)模塊提供電源。雖然同為3.3V電壓,但為了防止各個(gè)模塊通過(guò)電源線(xiàn)發(fā)生串繞,要求各電源獨立供電,于是設計了電源隔離、濾波電路,將系統的3.3V供電電壓,通過(guò)LC濾波分為Ax88796所需的四路電壓。
評論