<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > FPGA開(kāi)始進(jìn)入40納米時(shí)代

FPGA開(kāi)始進(jìn)入40納米時(shí)代

—— Altera發(fā)布40-nm FPGA和HardCopy ASIC
作者:紙老虎 時(shí)間:2008-05-20 來(lái)源:電子產(chǎn)品世界網(wǎng) 收藏

??? 本刊訊 2008年5月20號,Altera公司發(fā)布了業(yè)界首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場(chǎng)上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價(jià),具有1330萬(wàn)邏輯門(mén)。Altera? 40-nm器件滿(mǎn)足了眾多市場(chǎng)對各種高端應用的需求,例如,無(wú)線(xiàn)和有線(xiàn)通信、軍事、廣播和ASIC原型開(kāi)發(fā)等。

本文引用地址:http://dyxdggzs.com/article/82818.htm

??? 隨著(zhù)對互聯(lián)網(wǎng)傳輸視頻、高速無(wú)線(xiàn)數據和數字電視等服務(wù)需求的不斷增長(cháng),設計人員需要能夠提供更高的數據速率、更高的接口帶寬和數據處理能力更強的解決方案,而且其功效要好。為解決這些設計挑戰,Altera借助在收發(fā)器、存儲器接口、低功耗技術(shù)和FPGA內核體系結構上的創(chuàng )新,實(shí)現40-nm器件的新功能。

??? Stratix IV FPGA系列采用了TSMC的40-nm工藝制造,包括兩個(gè)型號,增強型具有豐富的存儲器和數字信號處理(DSP)資源(Stratix IV E FPGA),以及帶有收發(fā)器的增強型(Stratix IV GX FPGA)。Stratix IV GX FPGA的48個(gè)收發(fā)器工作在8.5 Gbps,為設計人員提供業(yè)界最大的帶寬,是任何其他FPGA帶寬的兩倍以上。Stratix IV GX FPGA還為PCI Express (PCIe) Gen 1和2提供硬核知識產(chǎn)權(IP)支持,并支持多種協(xié)議,包括Serial RapidIO?、XAUI (包括DDR XAUI)、CPRI (包括6G CPRI)、CEI 6G、Interlaken和以太網(wǎng)等。

??? 為滿(mǎn)足客戶(hù)對低功耗的需求,Stratix IV系列器件采用了Altera獲得專(zhuān)利的可編程功耗技術(shù)。這一低功耗技術(shù)優(yōu)化邏輯、DSP和存儲器模塊,在設計中需要的地方提高性能,而盡可能降低其他地方的功耗。
??? 在新的HardCopy IV ASIC系列中,Altera首次提供了基于收發(fā)器的ASIC選擇。在設計中使用Stratix FPGA,具有FPGA硬件和軟件協(xié)同設計和協(xié)同驗證的優(yōu)勢,產(chǎn)品面市縮短了幾個(gè)月的時(shí)間,而使用HardCopy ASIC具有ASIC量產(chǎn)的優(yōu)勢。

??? Altera公司總裁、CEO兼董事長(cháng)John Daane評論說(shuō):“今天的發(fā)布進(jìn)一步擴大了Stratix系列相對于競爭產(chǎn)品在密度、性能和低功耗上的優(yōu)勢。結合HardCopy ASIC系列,Altera是唯一能夠提供全面的高性能解決方案的公司,幫助設計人員迅速實(shí)現設計構思,大批量投產(chǎn)?!?/p>

??? 同時(shí),該公司還發(fā)布了新版Quartus? II設計軟件(請參考相關(guān)發(fā)布:“Altera的Quartus II軟件8.0使高端FPGA的性能和效能達到了前所未有的水平”),并為40-nm產(chǎn)品提供最佳的IP解決方案。Quartus II軟件8.0的性能在業(yè)界是最好的,邏輯利用率非常高,而編譯時(shí)間最短,設計人員采用該軟件不但提高了團隊設計的效率,而且能夠盡快將產(chǎn)品推向市場(chǎng)。



關(guān)鍵詞: fpga altera 40納米 stratix hardcopy

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>