SoC功耗設計的黃金模型
在SoC系統設計方面,現在還有一些人們幾乎未涉足的領(lǐng)域,而這些領(lǐng)域將對降低功耗產(chǎn)生最大的推動(dòng)作用。幸運的是,人們現在已經(jīng)擁有大量針對這一領(lǐng)域的設計工具。在近日美國舊金山舉辦的Electronic Summit2008上,Mentor Graphics的ESL-HDL部門(mén)總經(jīng)理Glenn Perry介紹了系統級設計需要考慮的方方面面。
本文引用地址:http://dyxdggzs.com/article/82475.htm系統架構方面的改進(jìn)將帶來(lái)巨大的好處,不過(guò)在EDA世界,人們只有在設計的較晚階段才使用功耗仿真工具,如門(mén)級和物理實(shí)現級。那為何不在系統級進(jìn)行這些工作?原因主要包括:
第一,這樣做所花費的成本和相應的折中。要實(shí)現這一點(diǎn),就需要一個(gè)運行速度極快的仿真平臺,足以運行所需的軟件,因為我們也提到了軟件、硬件和系統設計的影響和相互關(guān)系。
第二,關(guān)系到模型的精度。如果你不能精確地預測其功耗特性,則世界上最快的仿真也沒(méi)有多大裨益。你無(wú)法或者很難知道你的器件的功耗,除非具體地將其實(shí)現,因為功耗與許多實(shí)際因素有關(guān)。近年來(lái),技術(shù)也取得了巨大進(jìn)展,可以提供transaction層次直至ESL(電子系統級)層次的精確模型。有些工具可以幫助用戶(hù)提取非常精確的模型,在門(mén)級和transcaction(事務(wù))級可以達到5%~10%以?xún)?。這是一個(gè)巨大的進(jìn)展。沒(méi)有人愿意對其設計兩次建模,一旦在SystemC和標準C中建模后,還要在RTL中建模。
第三,我們的機會(huì )是如何利用這些模型來(lái)作為“黃金”模型,進(jìn)行測試平臺的校驗。如今在市場(chǎng)上進(jìn)行的驗證方法學(xué)方面的進(jìn)展,都采用了某種“黃金”模型,而這些模型是系統分析方面的需求推動(dòng)下生成的。
評論