<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 使用Quartus II開(kāi)發(fā)軟件

使用Quartus II開(kāi)發(fā)軟件

作者:Altera公司供稿 時(shí)間:2008-04-15 來(lái)源:電子產(chǎn)品世界 收藏

  現今每個(gè)工程人員都把精力放在效能上面,即用最少的資源做最多的事情。Altera公司的PLD(可編程邏輯)平臺工具 能幫助工程人員提高效能,它是如何實(shí)現的呢?概括起來(lái)說(shuō)就是 的T.I.P.S.方法。

本文引用地址:http://dyxdggzs.com/article/81537.htm

  T代表Timequest,新一代ASIC功能時(shí)序分析器,支持業(yè)界標準的Synopsys設計約束(SDC)時(shí)序分析方法。

  I代表Incremental Compilation—增量編譯器,支持自下而上的設計流程,可以分別建立和優(yōu)化設計模塊。

  P 代表PowerPlay—功耗分析和優(yōu)化技術(shù),能夠對功耗進(jìn)行自動(dòng)優(yōu)化,從設計概念形成到實(shí)施階段,幫助用戶(hù)提高功耗管理的效率。

  S 代表SOPC Builder—可編程片上系統生成器,它避免了繁雜而又容易出錯的系統集成任務(wù),幫助用戶(hù)迅速建立系統。

  TimeQuest時(shí)序分析器

  新的、使用方便的TimeQuest時(shí)序分析器提供完整的GUI用戶(hù)界面,建立約束和時(shí)序報告,并提供ASIC功能特性,自然地支持Synopsys設計約束(SDC)格式,以及全腳本功能。TimeQuest時(shí)序分析器是 65nm 器件和未來(lái)工藝技術(shù)的默認時(shí)序分析器。 Altera 的 軟件針對 65nm 和以前的設計繼續提供標準時(shí)序分析器。

  Altera建議在180nm、90nm和65nm工藝節點(diǎn)上都使用 TimeQuest 時(shí)序分析器。此外,還建議所有移植到65nm器件上的設計都使用TimeQuest時(shí)序分析器。

  從基本的時(shí)序分析要求到高級時(shí)序分析要求,與標準時(shí)序分析器相比,TimeQuest時(shí)序分析器有明顯的優(yōu)勢。

  基本時(shí)序分析要求—TimeQuest提供使用方便的GUI,建立約束,查看時(shí)序報告。它提供和標準時(shí)序分析器相同的流程 ( 包括默認的時(shí)鐘約束和 fMAX 報告 ) ,而不必再學(xué)習SDC或者其他的約束格式。

  中間時(shí)序分析要求—TimeQuest能夠自然地支持 SDC 格式。 TimeQuest簡(jiǎn)化了 SDC 的學(xué)習過(guò)程,提供按需的交互式報告功能。 與 標準時(shí)序分析器相比, 它能夠建立更精確的時(shí)序行為模型 ( 例如,上升 / 下降時(shí)序模型 ) 。

  高級時(shí)序要求— TimeQuest提供全腳本功能,建立約束,生成報告,管理時(shí)序分析流程。 TimeQuest支持高級報告,并且能夠建立定制報告。 它對SDC的自然支持還能夠輕松實(shí)現 ASIC 原型開(kāi)發(fā),或者移植為硬拷貝的結構化 ASIC 。

  Incremental Compilation增量式編譯器

  Quartus II 軟件首次實(shí)現了 FPGA 業(yè)界的漸進(jìn)式編譯功能,支持自上而下和自下而上基于團隊的設計,縮短了設計迭代的編譯時(shí)間,同時(shí)保持性能不變,使 Quartus II 軟件成為高密度 FPGA 設計中效率最高的軟件。使用 Quartus II 軟件可以迅速完成高密度 FPGA 設計。

  Quartus II 漸進(jìn)式設計在功能上的改進(jìn)包括了基于團隊的工程管理流程,大大提高了團隊設計的效率。在新的工程管理器界面中,用戶(hù)可以生成所有的自下而上的設計分區工程,讓每個(gè)工程師獨立地進(jìn)行開(kāi)發(fā)和優(yōu)化,然后將結果集成到整個(gè)設計中。在系統集成階段,系統規劃人員還可以對準備好的優(yōu)化設計模塊逐步進(jìn)行集成,同時(shí)保持設計模塊的性能不變。

  通過(guò)縮短編譯時(shí)間,用戶(hù)可以由原來(lái)的每天只能迭代一到兩次提高到現在的四到十次,極大地提高了設計效能。

  漸進(jìn)式編譯功能使設計人員能夠為綜合和適配 / 邏輯布局確定物理和邏輯分區,如圖1 所示。 

  Quartus II 軟件在處理設計時(shí),保留用戶(hù)指定的分區,能夠優(yōu)化特定分區而不變動(dòng)其他分區。高級優(yōu)化技術(shù)會(huì )導致編譯時(shí)間增加,而漸進(jìn)式編譯功能則降低了這種影響,提高時(shí)序逼近性能,在特定設計分區上使用物理綜合等高級優(yōu)化技術(shù),保持其他分區不變。

  例如,如果頂部分區和 F 分區已經(jīng)達到性能要求,那么用戶(hù)可以只修改 B 分區或者打開(kāi)物理綜合功能,重新編譯設計來(lái)進(jìn)一步優(yōu)化設計的總體性能。

  用戶(hù)可以方便地在 Quartus II 軟件工程導航器層次視圖中分配分區。 完成設計分區后,設計人員通過(guò)為每個(gè)分區設置一個(gè)網(wǎng)表類(lèi)型屬性,實(shí)現對設計處理過(guò)程的高級控制。

  PowerPlay功率分析和優(yōu)化技術(shù)

  引入Quartus II 的PowerPlay功率分析和優(yōu)化技術(shù)后,Altera在軟件技術(shù)上領(lǐng)先的傳統得到了進(jìn)一步的鞏固。PowerPlay技術(shù)可以使用戶(hù)對動(dòng)態(tài)和靜態(tài)功耗進(jìn)行精確地分析和優(yōu)化。

  PowerPlay使用戶(hù)能夠在早期設計概念到設計實(shí)施階段過(guò)程中對功耗進(jìn)行估算,如圖2所示。

  設計人員可以在設計概念產(chǎn)生階段,利用PowerPlay前期功率估算器表單對靜態(tài)和動(dòng)態(tài)功耗進(jìn)行估算。利用新的PowerPlay功率分析器功能,在設計實(shí)施階段對功率進(jìn)行精確估算。

  利用PowerPlay功率分析器功能,通過(guò)前期功率估算器表單提高了功耗估算的精度。該表單包括:

  ·考慮器件資源使用和布局布線(xiàn)結果;

  ·考慮功能和時(shí)序仿真輸入/輸出激勵;

  ·當仿真矢量輸入無(wú)效時(shí),對預期的設計節點(diǎn)工作速率進(jìn)行統計分析。

  PowerPlay生產(chǎn)詳細的報告,指明哪種器件結構甚至是設計層次模塊消耗了最大的功耗。圖3列出了PowerPlay功率分析器報告。

  SOPC Builder可編程片上系統生成器

  在建立一個(gè)系統時(shí),最耗時(shí)的任務(wù)是根據系統要求集成大量的組件。SOPC Builder避免了手動(dòng)系統集成任務(wù),使用戶(hù)能夠將精力集中在定制用戶(hù)邏輯設計上,從而突出系統優(yōu)勢。Quartus II 設計軟件的所有版本均包括SOPC Builder 系統生成工具。SOPC Builder具有:

  ·使用方便的 GUI 界面,幫助用戶(hù)高效地建立并修改系統;

  ·自動(dòng)集成常用的 SOPC Builder 組件、Altera知識產(chǎn)權 (IP)、Altera宏功能合作伙伴計劃 (AMPP) IP,以及定制組件內核等;
 
  ·高效地連接外部處理器和SOPC Builder可用IP庫,包括Serial RapidIO、千兆以太網(wǎng)、PCI和PCI Express;

  ·建立自己的可重用定制組件;

  ·生成系統 HDL,包括針對系統組件集成需求而經(jīng)過(guò)優(yōu)化的系統互聯(lián)架構。

  用戶(hù)可以在全部或者部分FPGA以及MAX II CPLD 系統設計中使用SOPC Builder。采用SOPC Builder接口來(lái)選擇元件,以及元件間的連接,用戶(hù)會(huì )發(fā)現系統集成任務(wù)能夠在幾分鐘內完成。SOPC Builder應用包括:

  ·構建定制Nios II 嵌入式處理器解決方案;

  ·采用外設擴展定制單機處理器;

  ·通過(guò)PCI接口連接至ASSP專(zhuān)用標準產(chǎn)品和CPU;

  ·構建數字信號處理(DSP)的協(xié)處理器。

  例如,用戶(hù)可以使用SOPC Builder和Altera Nios II處理器定義一個(gè)定制處理器方案,見(jiàn)圖4。

  同樣,采用SOPC Builder元件編輯器功能,用戶(hù)可以輕松實(shí)現幾乎所有外部處理器以及DSP的接口。

  如果用戶(hù)使用SOPC Builder和SOPC Builder Ready的PCI MegaCore編譯器,將容易構建通過(guò)PCI接口實(shí)現與這些ASSP以及外部處理器進(jìn)行通信的系統。

  采用SOPC Builder可以構建DSP協(xié)處理器,分擔DSP器件的任務(wù)。還可以利用Altera FPGA并行DSP處理能力,提升系統的DSP處理性能。

  SOPC Builder直觀(guān)的用戶(hù)界面使用戶(hù)能夠輕松地選擇元件,進(jìn)行參數賦值,選擇元件間的連接,生成包括互連在內的完整系統,自動(dòng)生成方便軟件工程師使用的存儲器映射頭文件。

  結語(yǔ)

  Quartus II T.I.P.S方法能夠提高PLD的設計效能,是行之有效的捷徑。

  用戶(hù)和充分利用Altera公司提供的資源,免費下載最新Quartus II軟件:www.altera.com.cn/download,以及Quartus II 7.1文檔:http://www.altera.com.cn/literature/lit-qts.jsp。

  另外,“Show me, Guide me, Test me”, 是一個(gè)集成在Quartus II中非常好的學(xué)習工具,用戶(hù)可以在安裝完Quartus II 軟件后,從HELP菜單中TUTORIAL欄里獲得。



關(guān)鍵詞: Quartus II 開(kāi)發(fā)軟件

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>