ARM CPU CS89712與C5510 DSP 的接口設計
摘 要:以Cirrus Logic公司的ARM 芯片和TI 公司的TMS320V DSP 為例,研究了ARM與DSP 的數據接——HPI 接口的相關(guān)技術(shù),并給出了在HPI 接口非復用模式下,CS89712 與C5510 的信號連接圖和嵌入式實(shí)時(shí)操作系統uCOS-II下驅動(dòng)程序的部分關(guān)鍵源代碼。
本文引用地址:http://dyxdggzs.com/article/79678.htm關(guān)鍵詞:ARM CS89712;主機接口(HPI);TMS320VC5510
引 言
目前嵌入式系統已被廣泛地應用到電子產(chǎn)品領(lǐng)域和無(wú)線(xiàn)通信、網(wǎng)絡(luò )通信等高端設備領(lǐng)域。32 位ARM嵌入式處理器具有高性能、低功耗的特性,DSP芯片由于功能強大,加上接口方便、軟件可用資源豐富、編程方便、穩定性好、精度高等優(yōu)點(diǎn),應用也越來(lái)越廣泛。通常在嵌入式系統的設計中,由ARM嵌入式處理器實(shí)現整個(gè)系統的協(xié)調控制和網(wǎng)絡(luò )功能,由DSP 芯片來(lái)執行復雜計算,因此需要實(shí)現ARM處理器和DSP 之間的數據交換。從某種程度上來(lái)說(shuō),ARM嵌入式處理器和DSP 之間數據交換的速度決定了整個(gè)系統的運行速度和性能。
ARM CPU CS89712 的特點(diǎn)
CS89712 是Cirrus Logic 公司一款基于A(yíng)RM7TDMI的SOC 芯片。它一方面具有ARM 處理器的所有優(yōu)點(diǎn):低功耗、高性能;同時(shí)又具有非常豐富的片上資源,非常適合嵌入式產(chǎn)品的開(kāi)發(fā)。其特點(diǎn)如下:
a、采用ARM7TDMI 內核,I/O 電壓3.3 V ,內核電壓2.5 V ;
b、內置鎖相環(huán)(PLL),系統主頻最高達74MHz ;
c、3種工作模式,可以實(shí)現電源管理以降低系統功耗;
d、8KB 的系統高速緩存(CACHE),極大地提高了系統運行速度;
e、支持8 個(gè)MEMORYBANK,最大外部存儲空間達256MB ,并支持SDRAM;
f、內置單色LCD 控制器;
g、2 路異步串口(UART);
h、27 個(gè)通用I/O口;
i、實(shí)時(shí)時(shí)鐘(RTC)和看門(mén)狗電路(WATCHDOG)。
C55X DSP 及其EHPI 接口
C5510 DSP 的特點(diǎn)
以高速、低功耗為特征的VC55X 系列DSP 采用先進(jìn)的改進(jìn)型哈佛結構,具有分離的數據總線(xiàn)和程序總線(xiàn),片內集成了ROM、RAM和多個(gè)外設,如通用I/O口、定時(shí)器、時(shí)鐘發(fā)生器、軟件可編程等待狀態(tài)發(fā)生器、可編程塊切換邏輯、串行口、直接存儲器存取控制器(DMA)和與外部處理器通信用的主機接口(HPI)。
C55X的增強型主機接口(EHPI)
TI 的C5510 之前的DSP 系列(C54X系列)中的主機接口(HPI)主要有三種:標準8 位HPI8 接口、增強型8 位HPI8 接口和16 位HPI16 接口。其中C542~C549 內含標準型HPI8 ;C5402、C5410 內含增強型HPI8 ;C5410 以上為HPI16 ;C5409、C5416 的HPI 可以由用戶(hù)設置為增強型HPI8 或HPI16。C5510 其內部使用的是增強型主機接口,增強型比標準型更優(yōu)越之處主要在于:增強型允許主機訪(fǎng)問(wèn)DSP 內部的所有片內RAM,而標準只能訪(fǎng)問(wèn)RAM 區中指定的2K字。
C55X為主機提供增強型的16 位并行接口(EHPI)具有以下特點(diǎn):
a、20 位主機地址總線(xiàn);
b、16 位主機數據總線(xiàn);
c、復用和非復用兩種總線(xiàn)模式;
d、主機可以訪(fǎng)問(wèn)C5510 的片內SARAM、片內DARAM和片外存儲器;
e、在高速傳輸數據時(shí)可以自增的20 位的地址寄存器(在復用模式下);
f、多地址、數據探頭為各種主機提供緊密接口;
g、HRDY信號用來(lái)與主機進(jìn)行握手;
C5510 與外部主機或微處理器的連接具有單獨的16 根數據線(xiàn)HD0~HD15、20 根地址線(xiàn)HA0~HA19 和10 根控制線(xiàn)。主機主動(dòng)通過(guò)EHPI 口能夠直接訪(fǎng)問(wèn)DSP 的存儲區。在圖1 所示的HPI 能訪(fǎng)問(wèn)的地址范圍內,主機和DSP 可以通過(guò)DSP 的內部和外部存儲區來(lái)交換信息。除了對主機發(fā)中斷(通過(guò)置HPIC 寄存器的HINT 位,可以使HINT 線(xiàn)有效)或清除主機發(fā)來(lái)的中斷(通過(guò)清HPIC 寄存器的DSPINT標志)需要DSP 干涉外,C5510 幾乎不用進(jìn)行其他操作。片內的DMA 通道會(huì )自動(dòng)輔助完成RAM區與HPI 數據寄存器的數據傳輸。主機由HCNTL0/1 線(xiàn)來(lái)選擇HPI 的某個(gè)控制寄存器,如表1 所列。通過(guò)對這4 個(gè)寄存器的訪(fǎng)問(wèn),就可以在所設安全機制的允許范圍下讀/寫(xiě)DSP 的所有或部分片內RAM。
主機由HCNTL0/1 線(xiàn)來(lái)選擇HPI 的某個(gè)控制寄存器。在非復用模式下,HCNTL0 決定HPI 是否訪(fǎng)問(wèn)控制其(HPIC)寄存器或數據寄存器(HPID),如表1 所示(0 ——低電平,1 ——高電平),此時(shí)HCNTL1未被使用。
表1 HCNTL0/1 的選擇功能描述
圖1 通過(guò)HPI 可以訪(fǎng)問(wèn)的DSP 存儲區圖
CS89712 與C5510 DSP 的接口設計
硬件連線(xiàn)
TMS320VC5510 與CS89712 連接的接口電路如圖3 所示。由圖2 可見(jiàn),C5510 通過(guò)EHPI 與主機設備相連時(shí),除了EHPI 數據總線(xiàn)及控制信號線(xiàn)外,不需要附加其它的邏輯電路,非常方便。
圖2 EHPI接口非復用模式下的連接圖
從EHPI 寄存器的編址方式可以看出,將HPI16接口安排在CS89712 的BANK3(即地址范圍0X03000000~0X03FFFFFF),而且CS89712 具有內部譯碼器,直接產(chǎn)生片選信號CS3。
由于C55X HPI16 是一個(gè)16 位的并行端口,而C5510 的內部結構為16 位,所以在非復用模式下,只需將數據和地址總線(xiàn)分別連接即可。
另外,還有幾個(gè)關(guān)鍵的控制信號需要連接。一個(gè)就是HR/W信號,由于CS89712 沒(méi)有此信號,使用端口A(yíng) 的PA3 來(lái)代替。當PA3=1 時(shí),代表讀操作,反之為寫(xiě)操作。
由于CS89712 和C5510 EHPI 接口的控制邏輯不盡相同,需要使用其它的一些信號線(xiàn)來(lái)進(jìn)行模擬,此時(shí)要嚴格遵循EHPI 的讀寫(xiě)時(shí)序。
軟件設計
在硬件連接設計好的基礎上,我們還需要通過(guò)正確的編程才能實(shí)現我們預想的時(shí)序。因為我們在A(yíng)RM CS89712 上運行嵌入式操作系統uCOS-II ,所以在寫(xiě)程序對HPI 接口進(jìn)行讀/寫(xiě)操作時(shí)將HPI 接口看作一個(gè)外部設備,將完成讀/寫(xiě)操作的程序看成在uCOS-II 下面的一個(gè)字符型驅動(dòng)。這樣軟件的設計就變成了在uCOS-II 下面驅動(dòng)程序的開(kāi)發(fā)??紤]到CS89712 不光要將DSP 的數據取過(guò)來(lái),而且還要將這些數據處理后再發(fā)送出去,這就需要這兩者之間有很好的配合。
CS89712 與DSP5510 之間的EHPI 接口讀/寫(xiě)程序主要由兩個(gè)部分組成: 11ARM 自身的初始化;21HPI 接口讀寫(xiě)程序。
ARM 處理器自身的初始化
ARM處理器首先要完成自身工作模式等一系列的初始化,才能正常進(jìn)行EHPI 接口的讀/寫(xiě),源代碼如下所示。
//為了配合EHPI 口的時(shí)序,關(guān)掉MMU 頁(yè)表中
bank3 的Cache
Xcount SETA 0x30000c1e
WHILE Xcount < 0x31000000
DCD Xcount
Xcount SETA Xcount + 0x00100000
WEND
rMEMCFG1&=0x00ffffff;//設置與DSP 連接的nCS3 :16 位總線(xiàn)寬度、8 個(gè)隨機狀態(tài)
rMEMCFG1|=0x01000000;//3 個(gè)順序等待狀態(tài)、禁止順序訪(fǎng)問(wèn)、禁止擴展時(shí)鐘上面這段代碼主要是對幾個(gè)寄存器進(jìn)行配置。
在配置好ARM 處理器的工作模式后,對外部I/O 接口BANK3 的對應地址進(jìn)行讀/寫(xiě)操作,就可以完成對HPI 接口的相應操作了。
HPI 接口讀寫(xiě)程序
以下的第一句代碼是宏定義,定義了C5510 的EHPI 接口寄存器的地址。在本設計中,已經(jīng)將HPI口與外部I/O 接口的BANK3 相接,這樣HPI 口將占用外部I/O 接口BANK3 的地址。由于是使用PA3來(lái)模擬HPI16 接口的HR/W,所以對DSP 進(jìn)行讀/寫(xiě)操作時(shí), 應先將該信號置為相應的讀/寫(xiě)有效狀態(tài)。
//ARM向DSP 寫(xiě)數據時(shí)
# define EHPI-BASE 0x3208000
int t ;
rPADDR=0x08 ; //PA3 方向定義為輸出
rPADR=0x00 ; //PA3 為低電平
t=*(volatile U16* )( EHPI-BASE + Add-offset);//ARM從DSP 讀取數據時(shí)
rPADDR=0x08 ; //PA3 方向定義為輸出
rPADR=0x08 ; //PA3 為高電平
(volatile U16*)( EHPI-BASE+Add-offset)=t
結束語(yǔ)
以ARM芯片作為主控制器,用DSP 芯片進(jìn)行運算,然后通過(guò)HPI 接口進(jìn)行通信和交換數據的嵌入式系統設計應用模式的得到越來(lái)越廣泛的應用,而這兩者之間能夠高效、快速并且穩定的進(jìn)行數據交換將是影響系統性能的關(guān)鍵部分之一。文中給出的CS89712 和C5510 之間的硬件連接方法和軟件設計經(jīng)過(guò)實(shí)踐的驗證,是可行的和滿(mǎn)足要求的。
linux操作系統文章專(zhuān)題:linux操作系統詳解(linux不再難懂)
評論