<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 小間距QFN封裝PCB設計串擾抑制分析

小間距QFN封裝PCB設計串擾抑制分析

作者: 時(shí)間:2015-07-09 來(lái)源:網(wǎng)絡(luò ) 收藏

  一、引言

本文引用地址:http://dyxdggzs.com/article/277029.htm

  隨著(zhù)電路設計高速高密的發(fā)展趨勢,封裝已經(jīng)有0.5mm pitch甚至更小pitch的應用。由小間距封裝的器件引入的走線(xiàn)扇出區域的串擾問(wèn)題也隨著(zhù)傳輸速率的升高而越來(lái)越突出。對于8Gbps及以上的高速應用更應該注意避免此類(lèi)問(wèn)題,為高速數字傳輸鏈路提供更多裕量。本文針對設計中由小間距封裝引入串擾的抑制方法進(jìn)行了仿真分析,為此類(lèi)設計提供參考。

  二、問(wèn)題分析

  在設計中,QFN封裝的器件通常使用微帶線(xiàn)從TOP或者BOTTOM層扇出。對于小間距的QFN封裝,需要在扇出區域注意微帶線(xiàn)之間的距離以及并行走線(xiàn)的長(cháng)度。圖一是一個(gè)0.5 pitch QFN封裝的尺寸標注圖。

  

 

  圖二是一個(gè)使用0.5mm pitch QFN封裝的典型的1.6mm板厚的6層板PCB設計:

  

 

  差分線(xiàn)走線(xiàn)線(xiàn)寬/線(xiàn)距為:8/10,走線(xiàn)距離參考層7mil,板材為FR4.

  

 

  從上述設計我們可以看出,在扇出區域差分對間間距和差分對內的線(xiàn)間距相當,會(huì )使差分對間的串擾增大。

  

 

  圖四是上述設計的差分模式的近端串擾和遠端串擾的仿真結果,圖中D1~D6是差分端口。

  從仿真結果可以看出,即使在并行走線(xiàn)較短的情況下,差分端口D1對D2的近端串擾在5GHz超過(guò)了-40dB,在10GHz達到了-32dB,遠端串擾在15GHz達到了-40dB.對于10Gbps及以上的應用而言,需要對此處的串擾進(jìn)行優(yōu)化,將串擾控制到-40dB以下。

  三、優(yōu)化方案分析

  對于PCB設計來(lái)說(shuō),比較直接的優(yōu)化方法是采用緊耦合的差分走線(xiàn),增加差分對間的走線(xiàn)間距,并減小差分對之間的并行走線(xiàn)距離。

  圖五是針對上述設計使用緊耦合差分線(xiàn)進(jìn)行串擾優(yōu)化的一個(gè)實(shí)例:

  

 

  圖六是上述設計的差分模式的近端串擾和遠端串擾的仿真結果:

  

 

  從優(yōu)化后的仿真結果可以看出,使用緊耦合并增加差分對之間的間距可以使差分對間的近端串擾在0~20G的頻率范圍內減小4.8~6.95dB.遠端串擾在5G~20G的頻率范圍內減小約1.7~5.9dB.

  

 

  除了在布線(xiàn)時(shí)拉開(kāi)差分對之間的間距并減小并行距離之外,我們還可以調整差分線(xiàn)走線(xiàn)層和參考平面的距離來(lái)抑制串擾。距離參考層越近,越有利于抑制串擾。在采用緊耦合走線(xiàn)方式的基礎上,我們將TOP層與其參考層之間的距離由7mil調整到4mil.

  

 

  根據上述優(yōu)化進(jìn)行仿真,仿真結果如下圖:

  


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: QFN PCB

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>