<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于Modelsim FLI接口的FPGA仿真技術(shù)

基于Modelsim FLI接口的FPGA仿真技術(shù)

作者: 時(shí)間:2015-05-06 來(lái)源:網(wǎng)絡(luò ) 收藏

  1、 及 FLI接口介紹

本文引用地址:http://dyxdggzs.com/article/273718.htm

  是 Model Technology(Mentor Graphics的子公司)的 HDL 硬件描述語(yǔ)言仿真軟件,可以實(shí)現 VHDL, Verilog,以及 VHDL-Verilog 混合設計的仿真。除此之外,還能夠與 C 語(yǔ)言一起實(shí)現對 HDL 設計文件的協(xié)同仿真。同時(shí),相對于大多數的 HDL 仿真軟件來(lái)說(shuō),Modelsim 在仿真速度上也有明顯優(yōu)勢。這些特點(diǎn)使 Modelsim 越來(lái)越受到 EDA設計者、尤其是 設計者的青睞。

  Modelsim的 FLI接口(即 Foreign Language InteRFace)提供了C 語(yǔ)言動(dòng)態(tài)鏈接程序與仿真器的接口,可以通過(guò) C 語(yǔ)言編程對設計文件進(jìn)行輔助仿真。

  2、協(xié)同仿真系統結構及意義

  協(xié)同仿真就是利用仿真工具提供的外部接口,用其他程序設計語(yǔ)言(非 HDL 語(yǔ)言,如C 語(yǔ)言等)編程,輔助仿真工具進(jìn)行仿真。Modelsim 提供了與 C 語(yǔ)言的協(xié)同仿真接口。以Windows 平臺為例,用戶(hù)通過(guò) modelsim提供的 C 語(yǔ)言接口函數編程,生成動(dòng)態(tài)鏈接庫,由modelsim調用這些動(dòng)態(tài)鏈接庫進(jìn)行輔助仿真(圖 1)。

  

 

  圖 1協(xié)同仿真示意圖

  Modelsim 與 C 語(yǔ)言協(xié)同仿真一是用于產(chǎn)生測試向量,避免手工編寫(xiě)測試向量的繁瑣;二是可以根據程序計算結果自動(dòng)檢查仿真結果正確與否;三是模擬其他模塊(如 RAM)的功能,在系統級對設計文件仿真。實(shí)際中一般是把一和二結合在一起,用程序產(chǎn)生仿真向量,一方面輸出給設計文件作為輸入,另一方面由程序本身對該向量計算,把得到的結果與仿真器的輸出結果比較,檢查邏輯是否正確(圖 2)。至于模擬功能,現在已經(jīng)有一些通用芯片的模擬程序,如 denali 可以模擬 RAM 的功能。另外,用戶(hù)也可以利用 modelsim 提供的編程接口自己模擬一些芯片的行為,然后與設計文件連接到一起仿真。

  

 

  圖 2 語(yǔ)言測試程序對 VHDL 設計的協(xié)同仿真結構圖

fpga相關(guān)文章:fpga是什么



上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: Modelsim FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>