基于Virtex-5的經(jīng)典設計匯總,包括無(wú)線(xiàn)基站、LTE仿真器、浮點(diǎn)接口等
Virtex是Xilinx FPGA中的高端產(chǎn)品,占據著(zhù)全球高端產(chǎn)品的大部分市場(chǎng),從Virtex-II開(kāi)始,這一系列產(chǎn)品不斷升級和更新,性能也越來(lái)越卓越。本文為您介紹基于Virtex-5進(jìn)行的設計匯總。
本文引用地址:http://dyxdggzs.com/article/269586.htm基于Virtex-5平臺的真隨機數發(fā)生器的設計實(shí)現
本文嘗試了一種用純數字電路實(shí)現的TRNG結構,且不使用諸如PLL等特殊資源,便于設計由FPGA驗證移植到芯片設計。其核心思想是使用反相器和延時(shí)單元構成兩個(gè)相互獨立的振蕩器,由于內部噪聲的差異引起的相位偏移作為熵源,經(jīng)過(guò)一段時(shí)間振蕩后,隨機的狀態(tài)由數字雙穩態(tài)電路鎖存。多組振蕩器的輸出,經(jīng)過(guò)異或和同步處理后得到隨機序列。
Gbps無(wú)線(xiàn)基站設計中Virtex-5FPGA的應用
本文基于Virtex-5FPGA設計面向未來(lái)移動(dòng)通信標準的Gbps無(wú)線(xiàn)通信基站系統,具有完全的可重配置性,可以完成MIMO、OFDM及LDPC等復雜信號處理算法,實(shí)現1Gbps速率的無(wú)線(xiàn)通信。
本文基于Virtex-5 FPGA的GTP單元給出了一種在高級電信計算架構(ATCA)機箱內實(shí)現單對差分線(xiàn)進(jìn)行3.125Gbps串行傳輸的設計方案。
本文設計的LTE仿真器采用三個(gè)德州儀器的1GHz DSP模數轉換器(AD9640)與數模轉換器(AD9779),完成了基于賽靈思FPGA的SDR卡設計。時(shí)鐘網(wǎng)絡(luò )采用D9549,能夠為轉換和數字信號處理器件(FPGA、DSP)提供極高的靈活時(shí)基。
本文介紹Virtex - 5 FXT FPGA系列浮點(diǎn)接口,賽靈思logiCORE的IP處理器單元( APU )輔助PowerPC 440嵌入式微處理器設計的IP基礎知識。
對數字信號處理的要求在不斷提高,提供可擴展高性能 DSP 的呼聲日益響亮,因此,在每秒幾百 GMAC 甚至更高的水平上管理功耗的難題也愈見(jiàn)急迫。Xilinx Virtex-5 SXT FPGA 平臺提供了獨特的單芯片解決方案,充分利用大規模并行計算達到超高性能,同時(shí)將功耗降到最低。
采用Virtex-5嵌入式三模以太網(wǎng)MAC進(jìn)行設計
本文將介紹Virtex-5 器件中的以太網(wǎng) MAC模塊的功能集,同時(shí)描述Virtex-5 和Virtex-4 FX 以太網(wǎng) MAC之間的區別,指出一些潛在的應用,探索如何使用標準的Xilinx工具將以太網(wǎng)MAC融入用戶(hù)的設計。
評論