<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 浮點(diǎn)

高性能汽車(chē)和FPGA?――共同點(diǎn)比您想象得多

  • 上世紀60年代以及70年代早期被認為是ldquo;肌肉車(chē)rdquo;時(shí)代。這是從中端汽車(chē)設計采用大型發(fā)動(dòng)機開(kāi)始的。最著(zhù)名的例子包括Chevelles、Fairlanes、G
  • 關(guān)鍵字: FPGA  Arria  浮點(diǎn)  OpenCL  

具有浮點(diǎn)單元的32位AVR微控制器系列

  • 愛(ài)特梅爾公司(Atmelreg; Corporation)在德國慕尼黑Electronica 2010展會(huì )上宣布推出首個(gè)帶有浮點(diǎn)單元(floating point unit, FPU)的32位AVRreg;微控制
  • 關(guān)鍵字: 浮點(diǎn)  單元  32位  微控制器  

基于A(yíng)ltera浮點(diǎn)IP核實(shí)現浮點(diǎn)矩陣相乘運算的改進(jìn)設計

  • 嵌入式計算作為新一代計算系統的高效運行方式,應用于多個(gè)高性能領(lǐng)域,如陣列信號處理、核武器模擬、計算流體動(dòng)力學(xué)等。在這些科學(xué)計算中,需要大量的浮點(diǎn)矩陣運算。而目前已實(shí)現的浮點(diǎn)矩陣運算是直接使用VHDL語(yǔ)言編
  • 關(guān)鍵字: Altera  浮點(diǎn)  IP核  點(diǎn)矩陣    

基于Virtex-5的經(jīng)典設計匯總,包括無(wú)線(xiàn)基站、LTE仿真器、浮點(diǎn)接口等

  •   Virtex是Xilinx FPGA中的高端產(chǎn)品,占據著(zhù)全球高端產(chǎn)品的大部分市場(chǎng),從Virtex-II開(kāi)始,這一系列產(chǎn)品不斷升級和更新,性能也越來(lái)越卓越。本文為您介紹基于Virtex-5進(jìn)行的設計匯總。   基于Virtex-5平臺的真隨機數發(fā)生器的設計實(shí)現   本文嘗試了一種用純數字電路實(shí)現的TRNG結構,且不使用諸如PLL等特殊資源,便于設計由FPGA驗證移植到芯片設計。其核心思想是使用反相器和延時(shí)單元構成兩個(gè)相互獨立的振蕩器,由于內部噪聲的差異引起的相位偏移作為熵源,經(jīng)過(guò)一段時(shí)間振蕩后,隨機
  • 關(guān)鍵字: 基站  浮點(diǎn)  接口  

ST新款STM32F3浮點(diǎn)數字信號控制器面世,售價(jià)低于一美元

  •   意法半導體宣布其新款的STM32F301/302/303系列微控制器已經(jīng)量產(chǎn),并可通過(guò)經(jīng)銷(xiāo)渠道訂貨?;诩筛↑c(diǎn)單元(FPU)的ARM?Cortex?-M4內核,新產(chǎn)品具有出色的處理性能和系統芯片的集成度,針對注重價(jià)值的先進(jìn)應用?! ∽鳛槭袌?chǎng)上首個(gè)低于1美元并實(shí)現量產(chǎn)、集成FPU的Cortex-M4微控制器, 新的STM32F301基本型微控制器集成32KB-64KB片上閃存和16KB SRAM,讓客戶(hù)輕松邁入ARM?Cortex?-M4微控制器應用開(kāi)發(fā)行列。STM32F302和S
  • 關(guān)鍵字: 意法半導體  STM32F3  浮點(diǎn)  數字信號  控制器  

基于A(yíng)ltera浮點(diǎn)IP核實(shí)現浮點(diǎn)矩陣相乘運算的改進(jìn)設

  • 嵌入式計算作為新一代計算系統的高效運行方式,應用于多個(gè)高性能領(lǐng)域,如陣列信號處理、核武器模擬、計算流體動(dòng)力學(xué)等。在這些科學(xué)計算中,需要大量的浮點(diǎn)矩陣運算。而目前已實(shí)現的浮點(diǎn)矩陣運算是直接使用VHDL語(yǔ)言編
  • 關(guān)鍵字: Altera  浮點(diǎn)  IP核  點(diǎn)矩陣    

有著(zhù)低功耗,浮點(diǎn)處理精度的SHARC 2147x系列處理器

  • 有著(zhù)低功耗,浮點(diǎn)處理精度的SHARC 2147x系列處理器,前言如今便攜式和/或電池供電的系統設計師已經(jīng)大大受益于體積不斷減小、性能卻不斷提高的數字處理器(DSP),他們能夠前所未有地在不斷減小的體積內更好地實(shí)現高端系統功能。但是還是有些問(wèn)題得不到解決,設計師仍然面
  • 關(guān)鍵字: 2147x  系列  處理器  SHARC  精度  功耗  浮點(diǎn)  處理  有著(zhù)  

一種浮點(diǎn)反正切函數的FPGA設計和實(shí)現

  • 快速精確的反正弦函數運算在現代工程中應用廣泛。為了提高反正弦函數的精度和計算能力, 研究了基于CORD IC算法的反正弦函數運算器的FPGA 實(shí)現, 并通過(guò)改進(jìn)算法減小了誤差, 使誤差精度達到10--4 數量級。并在X ili
  • 關(guān)鍵字: FPGA  浮點(diǎn)  反正切  函數    

基于FPGA的高速流水線(xiàn)浮點(diǎn)乘法器設計與實(shí)現

  • 1 引言  在數字化飛速發(fā)展的今天,人們對微處理器的性能要求也越來(lái)越高。作為衡量微處理器 性能的主要標準,主頻和乘法器運行一次乘法的周期息息相關(guān)。因此,為了進(jìn)一步提高微處 理器性能,開(kāi)發(fā)高速高精度的乘法器
  • 關(guān)鍵字: FPGA  流水線(xiàn)  浮點(diǎn)  乘法器設計    

浮點(diǎn)模型的定點(diǎn)化到產(chǎn)品級代碼的生成

  • 浮點(diǎn)模型的定點(diǎn)化到產(chǎn)品級代碼的生成,浮點(diǎn)轉換為定點(diǎn)是嵌入式軟件開(kāi)發(fā)中的一個(gè)重要步驟,這項工作非常繁瑣,需要大量人力并且容易產(chǎn)生錯誤。用浮點(diǎn)數學(xué)設計的算法表示理想的算法行為,經(jīng)常必須轉換為定點(diǎn)數學(xué),才能用于更加經(jīng)濟的、只支持整數的大規模生
  • 關(guān)鍵字: 代碼  生成  產(chǎn)品  定點(diǎn)  模型  浮點(diǎn)  

浮點(diǎn)LMS算法的FPGA實(shí)現

  • 浮點(diǎn)LMS算法的FPGA實(shí)現,引言
      LMS(最小均方)算法因其收斂速度快及算法實(shí)現簡(jiǎn)單等特點(diǎn)在自適應濾波器、自適應天線(xiàn)陣技術(shù)等領(lǐng)域得到了十分廣泛的應用。為了發(fā)揮算法的最佳性能,必須采用具有大動(dòng)態(tài)范圍及運算精度的浮點(diǎn)運算,而浮點(diǎn)運算的
  • 關(guān)鍵字: 實(shí)現  FPGA  算法  LMS  浮點(diǎn)  

什么叫浮點(diǎn)運算

  • 什么叫浮點(diǎn)運算當我們用不同的電腦計算圓周率時(shí),會(huì )發(fā)現一臺電腦的計算較另一臺來(lái)講結果更加精確?;蛘呶覀?...
  • 關(guān)鍵字: 浮點(diǎn)  運算  

具有硬件矢量浮點(diǎn)運算單元的MCU在醫療電子中的應用

  • 具有硬件矢量浮點(diǎn)運算單元的MCU在醫療電子中的應用,本文給出了量化的科學(xué)測試方法以幫助嵌入式工程師考慮如何選擇適合于特定應用的控制器來(lái)構建系統。即使所測試的嵌入式系統差異很大,確鑿的數據仍可以幫助系統評估者比較相同的性能特征。
  • 關(guān)鍵字: MCU  醫療  電子  應用  單元  運算  硬件  矢量  浮點(diǎn)  具有  

電力系統中多通道同步采樣ADC(AD7606)與浮點(diǎn)DSP(ADSP-21479)通信的設計與實(shí)現

  • 內 容1. 簡(jiǎn)介 3
    1.1 AD7606簡(jiǎn)介 3
    1.2 ADSP-21479簡(jiǎn)介 4
    2. AD7606和ADSP-21479配置與連接 5
    3. 時(shí)序分析 6
    4. 測試結果和結論 7
    4.1測試結果 7
    4.2結論 10
    5. DSP參考代碼 10
    6. 參考文獻 12 1. 簡(jiǎn)介
  • 關(guān)鍵字: ADSP-21479  DSP  通信  設計  實(shí)現  浮點(diǎn)  AD7606  通道  同步  

參數化可配置IP核浮點(diǎn)運算器的設計與實(shí)現

  • 參數化可配置IP核浮點(diǎn)運算器的設計與實(shí)現,將參數化可配置IP核的設計方法引入到浮點(diǎn)運算器設計中,通過(guò)設計時(shí)提取的可用參數,將浮點(diǎn)運算器設計成為參數化、可配置、可重用的IP核。通過(guò)仿真驗證了實(shí)現參數化IP核浮點(diǎn)運算器的可行性和有效性。
  • 關(guān)鍵字: 設計  實(shí)現  運算  浮點(diǎn)  配置  IP  參數  
共32條 1/3 1 2 3 »

浮點(diǎn)介紹

您好,目前還沒(méi)有人創(chuàng )建詞條浮點(diǎn)!
歡迎您創(chuàng )建該詞條,闡述對浮點(diǎn)的理解,并與今后在此搜索浮點(diǎn)的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>