<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 設計應用 > 德州儀器推出Arria? V FPGA 的完整 RF 開(kāi)發(fā)套件

德州儀器推出Arria? V FPGA 的完整 RF 開(kāi)發(fā)套件

作者: 時(shí)間:2012-06-26 來(lái)源:網(wǎng)絡(luò ) 收藏

 日前,德州儀器 () (NASDAQ: TXN)與 Corporation(NASDAQ:ALTR)在國際微波技術(shù)研討會(huì ) (the International Microwave Symposium) 上聯(lián)合推出基于 28 納米 Arria® V FPGA 的完整 RF 開(kāi)發(fā)套件,簡(jiǎn)化 RF 系統原型設計。

本文引用地址:http://dyxdggzs.com/article/260117.htm

  該模塊化 Arria V FPGA RF 開(kāi)發(fā)套件包含 RF 發(fā)射、接收和數字預失真反饋所需的全部軟硬件,可將設計和確認無(wú)線(xiàn)基站、遠程無(wú)線(xiàn)電頭端以及軍事無(wú)線(xiàn)電情報設備等 RF 系統所需的時(shí)間從數月縮短至幾星期。

  Arria V FPGA RF 開(kāi)發(fā)套件可幫助 RF 開(kāi)發(fā)人員獲得 最新一代 28 納米 FPGA和 最新模數轉換器 (ADC)、數模轉換器 (DAC) 與時(shí)鐘產(chǎn)品。該套件可提供比類(lèi)似解決方案高 2.5 倍的發(fā)射與數字預失真反饋帶寬,是業(yè)界首款支持高達 75 MHz 帶寬的完整主/分集接收開(kāi)發(fā)平臺。

  Arria V FPGA RF 開(kāi)發(fā)套件包括 Arria V FPGA 開(kāi)發(fā)板和以下 RF 組件:

  ·TSW30H84EVM:完整的 RF 發(fā)射參考設計,包括業(yè)界最低功耗 1.25 GSPS 4 通道 16 位 DAC— DAC34H84;

  ·TSW1266EVM:數字預失真反饋參考設計;

  ·TSW1265EVM:寬帶雙接收器參考設計,包括業(yè)界最低功耗雙通道 14 位 ADC— ADS4249;

  ·TSW3065EVM:獨立本地振蕩器源,采用 TRF3765 整數及分數 PLL/VCO;

  ·HSMC-ADC-Bridge 與 ArriaV-TI-Adapter:可在 TI 及 Altera 硬件之間實(shí)現連接。

  Arria V FPGA RF 開(kāi)發(fā)套件的特性與優(yōu)勢:

  ·28 納米 Arria V FPGA:在為無(wú)線(xiàn)應用提供最低總功耗,且實(shí)現成本與性能的平衡;

  ·高達 500 MHz 的發(fā)射與反饋帶寬:支持 100 MHz 發(fā)射帶寬與五階預失真校正;

  ·高達 75 MHz 的主/分集接收帶寬:為滿(mǎn)足多載波 3G 與 4G 標準的嚴格要求提供 14 位分辨率與 31.5 dB 增益范圍;

  ·低相位噪聲分數鎖相環(huán) (PLL)/壓控振蕩器 (VCO):可為發(fā)射、接收與反饋混頻器及調制器提供本地振蕩器;

  ·模塊化設計:可快速方便地替換或集成評估板 (EVM)。



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>