如何避免在DSP系統中出現噪聲和EMI問(wèn)題的方法
在任何高速數字電路設計中,處理噪聲和電磁干擾(EMI)都是一個(gè)必然的挑戰。處理音視頻和通信信號的數字信號處理(DSP)系統特別容易遭受這些干擾,設計時(shí)應該及早搞清楚潛在的噪聲和干擾源,并及早采取措施將這些干擾降到最小。良好的規劃將減少調試階段中的大量時(shí)間和工作的反復,從而會(huì )節省總的設計時(shí)間和成本。
如今,最快的DSP的內部時(shí)鐘速率高達數千兆赫,而發(fā)射和接收信號的頻率高達幾百兆赫。這些高速開(kāi)關(guān)信號將會(huì )產(chǎn)生大量的噪聲和干擾,將影響系統性能并產(chǎn)生電平很高的EMI。而DSP系統也變得更加復雜,比如具有音視頻接口、LCD和無(wú)線(xiàn)通信功能,以太網(wǎng)和USB控制器、電源、振蕩器、驅動(dòng)控制以及其他各種電路,所有這些都將產(chǎn)生噪聲,也都會(huì )受到相鄰元器件的影響。音視頻系統中特別容易產(chǎn)生這些問(wèn)題,因為噪聲會(huì )引起敏感的模擬性能的下降,而對于離散的數據來(lái)說(shuō)卻不明顯。
至關(guān)重要的是從設計的一開(kāi)始就著(zhù)手解決噪聲和干擾問(wèn)題。許多設計第一次都沒(méi)有通過(guò)聯(lián)邦通信委員會(huì )(FCC)的電磁兼容測試。如果在早期的設計中在低噪聲和低干擾設計方法上花費一些時(shí)間,就會(huì )減少后續階段的重新設計成本和產(chǎn)品的上市時(shí)間的延遲。因此,從設計的一開(kāi)始,開(kāi)發(fā)工程師就應該著(zhù)眼于:
1. 選用在動(dòng)態(tài)負載條件下具有低開(kāi)關(guān)噪聲的電源;
2. 將高速信號線(xiàn)間的串擾降到最??;
3. 高頻和低頻退耦;
4. 具有最小傳輸線(xiàn)效應的優(yōu)良的信號完整性;
如果實(shí)現了這些目標,開(kāi)發(fā)工程師就能有效避免噪聲和EMI方面的缺陷。
噪聲的影響及控制
對于高速DSP而言,降低噪聲是最重要的設計準則之一。來(lái)自任何噪聲源的過(guò)大的噪聲,都會(huì )導致隨機邏輯和鎖相環(huán)(PLL)失效,從而降低可靠性。還會(huì )導致影響FCC認證測試的輻射干擾。此外,調試一個(gè)噪聲很大的系統是極端困難的;因此,要消除噪聲-如果能夠徹底消除的話(huà)-則要求在電路板設計中花費大量的功夫。
在音視頻系統中,即便是比較小的干擾,也會(huì )對最終產(chǎn)品的性能產(chǎn)生顯著(zhù)的影響。例如,音頻捕獲和回放系統中,性能將取決于所用的音頻編解碼的質(zhì)量,電源的噪聲,PCB布線(xiàn)質(zhì)量,以及相鄰電路間的串擾大小等。而且,采樣時(shí)鐘的穩定度也要求非常高,以避免出現不希望的雜音,如在回放和捕獲過(guò)程中的“砰砰”聲和“咔嚓”聲。
在視頻系統中,主要的挑戰是消除色彩失真,60Hz“嗡嗡”聲以及音頻敲擊聲。這些對高質(zhì)量視頻的系統都是有害的,例如安全監控方面的應用。實(shí)際上,上述這些問(wèn)題通常都與視頻電路板的設計不良有關(guān)。具體包括:電源噪聲傳到視頻的DAC輸出上;音頻回放引起電源的瞬變;音頻信號耦合到了高阻抗的視頻電路的信號線(xiàn)上。
這些典型的視頻問(wèn)題源包括:同步和像素時(shí)鐘的過(guò)沖和欠沖;影響色彩的編解碼和像素時(shí)鐘的抖動(dòng);缺少端接電阻的圖像失真;音視頻隔離較差引起的閃爍。
音視頻應用容易產(chǎn)生的噪聲干擾問(wèn)題,對于所有要求具有很低誤碼率的通信系統來(lái)說(shuō)也是常見(jiàn)的。在通信系統中,輻射不僅僅產(chǎn)生EMI問(wèn)題,還會(huì )阻塞其他的通信信道,從而引起虛假的信道檢測。采用適當的電路板設計技術(shù)、屏蔽技術(shù)以及RF和混合的模擬/數字信號的隔離等技術(shù),就可以解決這些挑戰。
在高速DSP系統中有許多潛在的開(kāi)關(guān)噪聲源,包括:信號線(xiàn)間的串擾;傳輸線(xiàn)效應引起的反射;退耦電容不合適所引起的電壓降低;高電感的電源線(xiàn),振蕩器和鎖相環(huán)電路;開(kāi)關(guān)電源;線(xiàn)形調整器不穩定性所引起的大容性負載;磁盤(pán)驅動(dòng)器。
這些問(wèn)題由電耦合和磁耦合共同產(chǎn)生。電耦合的產(chǎn)生是由于相鄰信號和電路的寄生電容和互感所引起,而磁耦合的形成是由于相鄰的信號線(xiàn)形成輻射天線(xiàn)所導致。如果輻射干擾足夠強的話(huà),將會(huì )導致能夠摧毀其他系統的EMI問(wèn)題。
當高速DSP系統中的噪聲無(wú)法根本消除時(shí),則應該將其減到最小。電子元器件內部都有噪聲,故仔細地選擇器件特性,并選用適當的器件是至關(guān)重要的。除了器件的正確選擇外,還有兩種通用的技術(shù),即PCB布線(xiàn)和回路退耦可以幫助控制系統噪聲。一個(gè)優(yōu)秀的PCB布線(xiàn)將降低噪聲通道產(chǎn)生的可能性。另外,還減小了能夠傳播到印制線(xiàn)和電流回路上的輻射,退耦避免相鄰電路產(chǎn)生的噪聲影響。最好的方法是從源頭上濾除噪聲,不過(guò)也可以使相鄰的電路對噪聲不敏感或者消除噪聲的耦合通道。
現在我們討論幾種可以解決由系統噪聲和EMI引起的許多常見(jiàn)問(wèn)題的技術(shù)。
保持電流回路最短
低速信號電流沿阻抗最小,即最短的路徑返回源端。而高速信號則是沿電感最小的路徑返回:這樣的最小的回路面積位于信號線(xiàn)的下面,如圖1所示。
圖1:高速信號與低速信號電流的比較。
因此,高速信號設計的目標之一就是為信號電流提供最小的電感回路。這可以利用電源平面和地平面來(lái)實(shí)現。電源平面通過(guò)形成自然的高頻退耦電容將寄生電感降到最小。而地平面形成一個(gè)屏蔽面,即眾所周知的鏡像平面,能夠提供最短的電流回路。
一種有效的PCB布線(xiàn)方法就是將電源平面和地平面靠在一起。這樣形成了高平板電容和低阻抗,有利于降低噪聲和輻射。為了屏蔽,最好的選擇是:關(guān)鍵信號最好布到靠近地平面一邊,而其余的則應靠近電源平面一側。
在高速視頻系統中,保持回路短的目的意味著(zhù)視頻地不能被隔離。而必須被隔離的音頻地,絕不能在數據輸入點(diǎn)處短接到數字地上,如圖2所示。
圖2:音頻地隔離。
電源隔離和鎖相環(huán)
如何實(shí)現最佳供電是控制噪聲和輻射的最大挑戰。動(dòng)態(tài)負載開(kāi)關(guān)環(huán)境很復雜,包括的因素有:進(jìn)入和退出低功率模式;由總線(xiàn)競用和電容器充電所引起的很大的瞬態(tài)電流;由于退耦和布線(xiàn)不合理引起較大的電壓下降;振蕩器使線(xiàn)性調節器輸出過(guò)載。
圖3給出了一個(gè)設計電流回路的實(shí)例,其中利用了電源線(xiàn)退耦。該例中的退耦電容盡可能靠近DSP。如果沒(méi)有退耦,動(dòng)態(tài)電流回路將較大,這將加大電源電壓的降幅,從而產(chǎn)生電磁輻射。
圖3:電源退耦。
DIY機械鍵盤(pán)相關(guān)社區:機械鍵盤(pán)DIY
EMC相關(guān)文章:EMC是什么意思
評論