面對當今復雜的FPGA設計,時(shí)鐘是至關(guān)重要的,工程的成敗往往取決于它。而對于SPI-0接口設計來(lái)說(shuō),由于輸入時(shí)鐘高于311 MHz,并且是雙沿采樣的,所以時(shí)鐘設計顯得更加重要。對于Xilinx Virtex-5器件來(lái)說(shuō),內部提供了全局時(shí)鐘和區域時(shí)鐘兩大時(shí)鐘網(wǎng)絡(luò ),我們分別利用這兩大資源來(lái)設計SPI-4的時(shí)鐘方案。全局時(shí)鐘如圖1所示,區域時(shí)鐘如圖2所示。其中,RDCLK是Sink Core的輸入時(shí)鐘,Sysclk為Source Core的參考時(shí)鐘,TSCLK為Source Core的狀態(tài)信息通道的輸入時(shí)鐘,用戶(hù)可以根據實(shí)際情況來(lái)選擇。

圖1 全局時(shí)鐘

圖2 區域時(shí)鐘
此外,TDCLK由SysClkO_GP經(jīng)過(guò)FPGA的IO模塊內的ODDR輸出。
評論