LVDS的接口電路設計
CML到LVDS的交流耦合如圖6所示,要注意的一點(diǎn)就是CML 的輸出信號漂移要在LVDS輸入信號的要求范圍內。
圖6 CML到LVDS的交流耦合電路圖。
LVDS驅動(dòng)器連接CML接收器的交流耦合方案如圖7所示。
圖7 LVDS到CML的交流耦合電路圖。
5 結 論
隨著(zhù)信息化的發(fā)展, LVDS的高性能、低功耗、低噪聲的優(yōu)點(diǎn),使得LVDS將成為很多設計適合的方案。LVDS不僅能夠以數百兆的速率傳輸數據而且驅動(dòng)距離可達10 m,遠勝于其他標準。
這些優(yōu)點(diǎn)可能使LVDS成為高速數據傳輸的標準。
評論