<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > PCB設計:PROTEL技術(shù)應用技巧總結

PCB設計:PROTEL技術(shù)應用技巧總結

作者: 時(shí)間:2011-03-17 來(lái)源:網(wǎng)絡(luò ) 收藏

1.原理圖常見(jiàn)錯誤:

(1)ERC報告管腳沒(méi)有接入信號:

a. 創(chuàng )建封裝時(shí)給管腳定義了I/O屬性;

b.創(chuàng )建元件或放置元件時(shí)修改了不一致的grid屬性,管腳與線(xiàn)沒(méi)有連上;

c. 創(chuàng )建元件時(shí)pin方向反向,必須非pin name端連線(xiàn)。

(2)元件跑到圖紙界外:沒(méi)有在元件庫圖表紙中心創(chuàng )建元件。

(3)創(chuàng )建的工程文件網(wǎng)絡(luò )表只能部分調入pcb:生成netlist時(shí)沒(méi)有選擇為global。

(4)當使用自己創(chuàng )建的多部分組成的元件時(shí),千萬(wàn)不要使用annotate.

2.中常見(jiàn)錯誤:

(1)網(wǎng)絡(luò )載入時(shí)報告NODE沒(méi)有找到:

a. 原理圖中的元件使用了pcb庫中沒(méi)有的封裝;

b. 原理圖中的元件使用了pcb庫中名稱(chēng)不一致的封裝;

c. 原理圖中的元件使用了pcb庫中pin number不一致的封裝。如三極管:sch中pin number 為e,b,c, 而pcb中為1,2,3。

(2)打印時(shí)總是不能打印到一頁(yè)紙上:

a. 創(chuàng )建pcb庫時(shí)沒(méi)有在原點(diǎn);

b. 多次移動(dòng)和旋轉了元件,pcb板界外有隱藏的字符。選擇顯示所有隱藏的字符, 縮小pcb, 然后移動(dòng)字符到邊界內。

(3)DRC報告網(wǎng)絡(luò )被分成幾個(gè)部分:

表示這個(gè)網(wǎng)絡(luò )沒(méi)有連通,看報告文件,使用選擇CONNECTED COPPER查找。

另外提醒朋友盡量使用WIN2000, 減少藍屏的機會(huì );多幾次導出文件,做成新的DDB文件,減少文件尺寸和僵死的機會(huì )。如果作較復雜得設計,盡量不要使用自動(dòng)布線(xiàn)。

設計中,布線(xiàn)是完成產(chǎn)品設計的重要步驟,可以說(shuō)前面的準備工作都是為它而做的, 在整個(gè)中,以布線(xiàn)的設計過(guò)程限定最高,技巧最細、工作量最大。PCB布線(xiàn)有單面布線(xiàn)、 雙面布線(xiàn)及多層布線(xiàn)。布線(xiàn)的方式也有兩種:自動(dòng)布線(xiàn)及交互式布線(xiàn),在自動(dòng)布線(xiàn)之前, 可以用交互式預先對要求比較嚴格的線(xiàn)進(jìn)行布線(xiàn),輸入端與輸出端的邊線(xiàn)應避免相鄰平行, 以免產(chǎn)生反射干擾。必要時(shí)應加地線(xiàn)隔離,兩相鄰層的布線(xiàn)要互相垂直,平行容易產(chǎn)生寄生耦合。

自動(dòng)布線(xiàn)的布通率,依賴(lài)于良好的布局,布線(xiàn)規則可以預先設定, 包括走線(xiàn)的彎曲次數、導通孔的數目、步進(jìn)的數目等。一般先進(jìn)行探索式布經(jīng)線(xiàn),快速地把短線(xiàn)連通, 然后進(jìn)行迷宮式布線(xiàn),先把要布的連線(xiàn)進(jìn)行全局的布線(xiàn)路徑優(yōu)化,它可以根據需要斷開(kāi)已布的線(xiàn)。 并試著(zhù)重新再布線(xiàn),以改進(jìn)總體效果。

對目前高密度的PCB設計已感覺(jué)到貫通孔不太適應了, 它浪費了許多寶貴的布線(xiàn)通道,為解決這一矛盾,出現了盲孔和埋孔技術(shù),它不僅完成了導通孔的作用, 還省出許多布線(xiàn)通道使布線(xiàn)過(guò)程完成得更加方便,更加流暢,更為完善,PCB 板的設計過(guò)程是一個(gè)復雜而又簡(jiǎn)單的過(guò)程,要想很好地掌握它,還需廣大電子工程設計人員去自已體會(huì ), 才能得到其中的真諦。

1 電源、地線(xiàn)的處理

既使在整個(gè)PCB板中的布線(xiàn)完成得都很好,但由于電源、 地線(xiàn)的考慮不周到而引起的干擾,會(huì )使產(chǎn)品的性能下降,有時(shí)甚至影響到產(chǎn)品的成功率。所以對電、 地線(xiàn)的布線(xiàn)要認真對待,把電、地線(xiàn)所產(chǎn)生的噪音干擾降到最低限度,以保證產(chǎn)品的質(zhì)量。

對每個(gè)從事電子產(chǎn)品設計的工程人員來(lái)說(shuō)都明白地線(xiàn)與電源線(xiàn)之間噪音所產(chǎn)生的原因, 現只對降低式抑制噪音作以表述:

眾所周知的是在電源、地線(xiàn)之間加上去耦電容。

盡量加寬電源、地線(xiàn)寬度,最好是地線(xiàn)比電源線(xiàn)寬,它們的關(guān)系是:地線(xiàn)>電源線(xiàn)>信號線(xiàn),通常信號線(xiàn)寬為:0.2~0.3mm,最經(jīng)細寬度可達0.05~0.07mm,電源線(xiàn)為1.2~2.5 mm

對數字電路的PCB可用寬的地導線(xiàn)組成一個(gè)回路, 即構成一個(gè)地網(wǎng)來(lái)使用(模擬電路的地不能這樣使用)
用大面積銅層作地線(xiàn)用,在印制板上把沒(méi)被用上的地方都與地相連接作為地線(xiàn)用?;蚴亲龀啥鄬影?,電源,地線(xiàn)各占用一層。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: PCB PROTEL

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>