集成電源噪聲抑制的時(shí)鐘源簡(jiǎn)化FPGA系統的電源設計
1 引言
本文引用地址:http://dyxdggzs.com/article/228048.htm就本質(zhì)而言,FPGA是一種耗電設備,需要復雜的電能傳輸和多電壓軌。單芯片通常有數瓦功耗,運行在1.8V、2.5V和3.3V電壓軌。激活的高速片上串行解串器(sERDEs)會(huì )增加幾瓦功耗,并且使電能輸送策略復雜化。當FPGA功耗增加時(shí),對敏感的模擬和混合信號子系統性能的要求也隨之增加。其中最重要的是時(shí)鐘子系統,它們?yōu)镕PGA和其他板級元件提供低抖動(dòng)的時(shí)鐘參考。
2降低電源噪聲,提高轉換效率的通用方法
耗電系統無(wú)法避免電源噪聲。
一般而言,系統設計者應盡可能的嘗試使用低噪聲線(xiàn)性電源。然而,過(guò)高的管耗通常阻止了線(xiàn)性穩壓器的應用。當使用線(xiàn)性設備時(shí),如果不計負載電流,調節3.3V輸入到1.8V輸出的轉換效率僅有54%.低轉換效率把電能消耗在穩壓器而不是負載上,使線(xiàn)性設備無(wú)法滿(mǎn)足許多高性能應用的要求。
2 LDo的優(yōu)缺點(diǎn)
通過(guò)減少調節過(guò)程中輸入到輸出的電壓差,低壓差線(xiàn)性穩壓器(LDO)的應用有助于提高轉換效率。例如,2.5V到1.8V調節可為全部負載提供高達72%的轉換效率。
這在負載所需電流不超過(guò)500mA時(shí),通常是一個(gè)好的做法。然而,當負載需要lA~3A的電流消耗時(shí),LDO就不能提供太大的幫助了。當穩壓器處于輸入輸出電壓差范圍之內時(shí),它不能再進(jìn)行有效的調節。
其外在表現就像一個(gè)電阻器,無(wú)法響應負載電流或輸入電壓的變化。
結果削弱了穩壓器的噪聲抑制能力,不適合為敏感電路模塊供電。
為了保持良好的調節和噪聲抑制能力,LDO必須使用比它們輸入輸出電壓差規范中規定的更高的輸入電壓供電,這降低了轉換效率。為滿(mǎn)足輸入輸出電壓差的條件要求,多個(gè)LDO可并聯(lián)在一起,以減少通過(guò)每個(gè)穩壓器的負載電流。但是,復雜的結構和高昂的成本使得這個(gè)替代方案沒(méi)有什么吸引力。
3 開(kāi)關(guān)穩壓器的優(yōu)缺點(diǎn)
提高轉換效率和維持寬負載電流范圍調節的更實(shí)際的方法是使用開(kāi)關(guān)穩壓器。開(kāi)關(guān)穩壓器有高達85%一95%的轉換效率,這常常使其成為FPGA的唯一選擇。隨著(zhù)效率的提升,伴隨而來(lái)的副作用是多達50mVp-p“100mVp-p的電壓紋波噪聲。由于FPGA邏輯和I/O電路的高功耗,導致通常低于50mV.的開(kāi)關(guān)紋波要求是高成本和不切實(shí)際的。
4 其它噪聲和挑戰
另一種噪聲來(lái)源是FPGA本身。結構內系統時(shí)鐘可能運行在數十到數百兆赫茲。當高功率數字邏輯運行時(shí),其產(chǎn)生的噪聲瞬變波及到各種電源層??焖偎沧儺a(chǎn)生高能量毛刺,需要電源濾波器進(jìn)行平滑處理。由于大多數電源去耦優(yōu)化僅僅在一個(gè)或幾個(gè)頻率上呈現低阻抗,因此很難甚至不可能清除所有電源軌上的高頻噪聲。噪聲會(huì )通過(guò)電源傳播到其他子系統,特別是那些靠近FPGA的子系統。 FPGA面臨著(zhù)另~個(gè)挑戰。當邏輯或I/O電路在低和高功率運行狀態(tài)之間切換時(shí),負載電流顯著(zhù)波動(dòng)。當邏輯電路進(jìn)入集中運行的高功率運行狀態(tài),電源的負載加重。
當邏輯電路進(jìn)入低功耗狀態(tài),負載減輕,電源返回正常狀態(tài)。許多活動(dòng)能夠產(chǎn)生這種負載變化,而且這些活動(dòng)的變化規律一般是無(wú)法預測或控制的。負載變化在電源軌上產(chǎn)生低頻包絡(luò ),一般低于100kHz.
噪聲包絡(luò )可以使用額外的穩壓器清除,但是增加了成本和電路板空間,減少了電源設備的利潤。
由于這些原因,當與FPGA共用同一電源軌時(shí),敏感模擬組件面臨著(zhù)考驗。在許多情況下,用戶(hù)可能會(huì )遇到莫名其妙的性能下降或異常等不可預知的行為。傳統的解決辦法是每個(gè)敏感時(shí)鐘系統使用隔離的電源供電,這些電源使用線(xiàn)性穩壓器來(lái)過(guò)濾低頻噪聲,使用大量的由磁珠和陶瓷去耦電容組成的LC過(guò)濾高頻噪聲。然而,這不是一個(gè)理想的解決方案,因為它增加了成本和設計復雜度。此外。它割裂了電源層,在提供低阻抗和可靠耦合的回路方面降低了性能。更好的解決辦法是保持一個(gè)連續的電源層,整個(gè)板上盡可能的完整。然而,為了利用這一優(yōu)勢,每個(gè)子系統必須能夠承受電源噪聲。
5 FPGA對時(shí)鐘源的特殊要求
當前,FPGA嚴重依賴(lài)低抖動(dòng)時(shí)鐘源,以滿(mǎn)足終端應用需求。
FPGA可驅動(dòng)背板、光學(xué)模塊,或GMII/xGMlI接口,所有這些都需要超低抖動(dòng)的時(shí)間參考。如何運行在FPGA弓I起的嘈雜環(huán)境中,已成為FPGA參考時(shí)鐘設計面I臨的主要挑戰。
圖la和
評論