<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 新思科技VCS多核技術(shù)使驗證速度提升兩倍

新思科技VCS多核技術(shù)使驗證速度提升兩倍

作者: 時(shí)間:2009-04-07 來(lái)源:網(wǎng)絡(luò ) 收藏

全球領(lǐng)先的半導體設計與制造的軟件和知識產(chǎn)權(IP)供應商(Nasdaq:SNPS)今天發(fā)布了 ?功能解決方案中的多核技術(shù),?是同期發(fā)布的Discovery?平臺的一個(gè)關(guān)鍵組成部分。多核技術(shù)通過(guò)對多核CPU處理能力的駕馭,能夠把性能提升兩倍;這項新技術(shù)是通過(guò)將耗時(shí)的計算處理動(dòng)態(tài)地分配至多個(gè)內核來(lái)突破芯片驗證的瓶頸,從而提高驗證的速度。VCS多核技術(shù)是將并行計算技術(shù)與業(yè)界領(lǐng)先的Native Testbench (NTB)編譯器結合起來(lái),滿(mǎn)足大型設計驗證工作的性能需求。這一性能的提升可以幫助驗證團隊很好地應對在日益復雜的設計中所面臨的驗證挑戰,達到首次流片成功效果。

“我們從VCS的創(chuàng )新性?xún)?yōu)化中不斷受益,”AMD公司專(zhuān)業(yè)驗證中心總監Paul Tobin評價(jià):“當我們的工程師們在設計中集成更多的內核、在設計的性能、功耗和虛擬化之間尋找最佳平衡點(diǎn)的時(shí)候,我們的驗證團隊正是依靠VCS多核技術(shù)擁有的高速驗證能力來(lái)在基于四核AMD Opteron處理器的服務(wù)器上來(lái)驗證這些復雜設計的?!?/P>

應用和設計并行性

采用SystemVerilog促使設計者能夠利用更多更先進(jìn)的設計技術(shù),例如約束隨機Testbench、斷言和覆蓋率分析等。引領(lǐng)著(zhù)NTB優(yōu)化工作,通過(guò)本征地(natively)編譯上述技術(shù),在單核芯片上性能能夠提升5倍。采用新型多核技術(shù),VCS解決方案把NTB優(yōu)化應用到多核CPU上,并行處理整個(gè)驗證環(huán)境,使性能達到最大化。這不僅包括testbench、斷言、覆蓋率和調試這些驗證應用,還包括待測設計(DUT)。設計層面并行性(DLP) 讓一個(gè)用戶(hù)能夠同時(shí)模擬一個(gè)核的多個(gè)實(shí)例(instance)、一個(gè)大型設計的多個(gè)部分、或者以上兩者的結合。應用層面并行性(ALP)可以讓設計者在多核上同時(shí)運行testbenches、斷言、覆蓋率和調試功能。DLP和ALP的結合優(yōu)化了多核CPU上的VCS性能。

“新思科技一直致力于開(kāi)發(fā)創(chuàng )新的優(yōu)化技術(shù),推動(dòng)性能的提升?!毙滤伎萍几呒壐笨偛眉骝炞C部門(mén)總經(jīng)理Manoj Gandhi表示,“VCS多核技術(shù)構建于非常成功的Roadrunner、 Radiant和Native Testbench優(yōu)化技術(shù),能夠應對現代驗證工作中快速增長(cháng)的需求。這一新技術(shù)也為新思科技為多核計算平臺提供更多創(chuàng )新奠定了一個(gè)堅實(shí)的基礎?!?/P>

上市

VCS功能驗證解決方案的多核技術(shù)目前已經(jīng)進(jìn)入Beta階段,預期將于2009年第三季度進(jìn)入產(chǎn)品版本。



關(guān)鍵詞: Synopsys VCS 新思科技 驗證

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>