<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 用FPGA動(dòng)態(tài)探頭與數字VSA對DSP實(shí)時(shí)分析

用FPGA動(dòng)態(tài)探頭與數字VSA對DSP實(shí)時(shí)分析

作者: 時(shí)間:2009-01-16 來(lái)源:網(wǎng)絡(luò ) 收藏

  隨著(zhù) 在數字通信設計領(lǐng)域(蜂窩基站、衛星通信和雷達)的高性能信號處理電路中成為可行的選擇,分析和調試工具必須包括能幫助您在最短時(shí)間內得到電路最佳性能的新技術(shù)。

  雖然現在已經(jīng)有多種連接仿真與射頻模擬信號的信號分析工具,但重要的是要能夠測量 子電路中的信號質(zhì)量[譜圖、I-Q 星座圖、誤差矢量幅度(EVM)]。將安捷倫(Agilent)的 89601A 矢量信號分析()軟件與產(chǎn)品(1680、1690 和 16900 家族)連接構成數字 工具。當這一工具與Xilinx ChipScope Pro 及 Agilent 跟蹤內核一起使用時(shí),就能快速和容易地對 設計中的任何地方進(jìn)行信號分析。

  我們將在本文中說(shuō)明這一組合工具是如何工作的 , 以及如何幫助您從 基于Xilinx 的電路獲取最多。

  數字

  VSA 用基于快速傅立葉變換()的數據處理提供時(shí)域和頻域顯示及測量組合。圖 1 是典型的 VSA 顯示,其主要內容包括 I-Q 星座圖(左上)、幅度譜(左下)、誤差矢量(右上)和測量結果(右下)。在測量結果部分顯示 EVM,該值是調制信號質(zhì)量的主要指示器。

用FPGA動(dòng)態(tài)探頭與數字VSA對DSP設計實(shí)時(shí)分析

  通過(guò)從捕獲數據中抽取 I-Q 符號計算EVM;符號是由 QPSK、QAM 或其它調制方案定義星座圖中的網(wǎng)格點(diǎn)。在抽取被測信號后,即可使用符號序列建立被稱(chēng)為“參考”信號的理想(理論上完美)信號。把各被測信號與參考信號比較,差值稱(chēng)為誤差矢量(誤差包含 I 和 Q,或幅度和相位成份)。組合各次捕獲的誤差矢量,即完成一次 EVM 測量。

  雖然這一分析軟件的最初目的是用于分析模擬射頻信號,但它是在獨立于硬件的基于 PC的軟件包中完成的開(kāi)發(fā)。由于 Agilent 也是基于 PC的,因此把 VSA 軟件擴展至連接是很容易的。

  數字基帶和 IF 信號是模擬信號的表述形式。與其用儀器通過(guò)把信號數字化執行 分析(如射頻信號分析儀),還不如從一開(kāi)始就使用數字信號。這些模擬信號的數字版本可在邏輯分析儀中以圖形風(fēng)格的波形顯示,這很像是示波器的顯示(如 圖 2 所示)。

用FPGA動(dòng)態(tài)探頭與數字VSA對DSP設計實(shí)時(shí)分析

  正如您所看到的,當對總線(xiàn)同步采樣,并且采樣率符合Nyquist 要求時(shí),邏輯分析儀就能捕獲到“剛逝”或“即至”模擬信號的足夠精確版本。

  FPGA 動(dòng)態(tài)

  當 FPGA 動(dòng)態(tài)與ChipScope Pro 分析儀一道工作時(shí),即可訪(fǎng)問(wèn) 設計的任何部分,并且不需要重編譯。經(jīng)簡(jiǎn)化的數字無(wú)線(xiàn)電發(fā)送器設計被接到 Agilent 跟蹤內核(ATC2),該內核是一個(gè)開(kāi)關(guān) MUX,它通過(guò)ChipScope Pro 內核插入器融入設計中。在內核插入期間,您可選擇連接至跟蹤內核的內部網(wǎng)絡(luò ),以及將用于接至 MUX 輸出的物理焊盤(pán)。這些焊盤(pán)再通過(guò)電路板的走線(xiàn)接到邏輯分析儀。

  邏輯分析儀通過(guò) 控制 FPGA(下載位圖文件和選擇線(xiàn)排)。在您選擇新線(xiàn)排時(shí),邏輯分析儀自動(dòng)重配置自身,以符合現在連接至探頭的網(wǎng)名。



關(guān)鍵詞: FPGA 探頭 DSP VSA FFT JTAG 邏輯分析儀

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>