<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 一種基于FPGA的數字復接系統的設計與實(shí)現

一種基于FPGA的數字復接系統的設計與實(shí)現

作者: 時(shí)間:2010-06-18 來(lái)源:網(wǎng)絡(luò ) 收藏

  引言

  網(wǎng)中,為擴大傳輸容量和提高傳輸效率,常運用數字復接技術(shù),將若干低速碼流合并成高速碼流,通過(guò)高速信道傳送。而以往的PDH數字復接系統大多采用模擬電路或傳統ASIC設計,電路復雜龐大且受器件限制,靈活性和穩定性都很低,系統的調試修改難度也很大。近年來(lái)可編程器件的應用日益廣泛,使用較多的是現場(chǎng)可編程門(mén)陣列()和復雜可編程邏輯器件(CPLD)。器件性能優(yōu)越,使用方便,成本低廉,投資風(fēng)險小,使用設計可以完全根據設計者需要開(kāi)發(fā)ASIC芯片,可方便地反復編寫(xiě)和修改程序,即使制成PCB后仍能進(jìn)行功能修改。本文將著(zhù)重介紹運用FPGA技術(shù)實(shí)現基群與二次群之間復接與分接系統的總體設計方案。

  數字復接基本原理及系統構成

  二次群幀結構及其復接子幀結構

  按ITU-TG.742協(xié)議,工作在8448kbit/s的采用正碼速調整的二次群復接設備幀結構如圖1所示,一幀共有848bit,前12位幀碼組包括幀同步碼10位,碼型為1111010000;失步對告碼,同步為“0”,失步為“1”;國內通信備用碼。Cj1、Cj2、Cj3(j=1,2,3,4)為插入標志碼,Vj(j=1,2,3,4)為碼速調整插入比特,其作用是調整基群碼速。二次群由四支路的子幀構成,子幀結構如圖2所示,一子幀有212bit,1、2、3位碼為幀碼組,記Fj;插入標志碼用Cj表示;碼速調整插入比特用Vj表示。

二次群幀結構

圖1 二次群幀結構

復接子幀結構

圖2 復接子幀結構(以第一條支路為例)

  復接系統構成

  復接系統構成的框圖如圖3。復接時(shí)序信號發(fā)生器產(chǎn)生碼速調整需要的時(shí)序信號,四路基群信號先各自經(jīng)正碼速調整,變?yōu)?.112Mbit/s的同步碼流。合路器順序循環(huán)讀取四路碼流,并在每幀開(kāi)頭插入幀定位信號,輸出8.448Mbit/s的標準二次群。

復接的系統構成框圖

圖3 復接的系統構成框圖

  在接收端,合路碼流先進(jìn)行幀定位捕獲,判定系統處于同步態(tài)、失步態(tài)還是過(guò)渡態(tài)。一旦捕獲到幀定位信號,便驅動(dòng)分接時(shí)序信號發(fā)生器工作,產(chǎn)生分路和碼速恢復需要的時(shí)序信號,同時(shí)分路器工作,把幀定位信號拋掉,順序循環(huán)分別送入4個(gè)碼速恢復單元,扣除插入碼元,恢復成四路2.048Mbit/s的基群信號。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA 數字復用系統 數字通信

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>