FPGA基礎入門(mén)
什么是軟核?
IP軟核通常是用 HDL文本形式提交給用戶(hù),它經(jīng)過(guò)RTL級設計優(yōu)化和功能驗證,但其中不含有任何具體的物理信息。據此,用戶(hù)可以綜合出正確的門(mén)電路級設計網(wǎng)表,并可以進(jìn) 行后續的結構設計,具有很大的靈活性,借助于EDA綜合工具可以很容易地與其他外部邏輯電路合成一體,根據各種不同半導體工藝,設計成具有不同性能的器 件。軟IP內核也稱(chēng)為虛擬組件(VC-Virtual Component)。
什么是硬核?
IP硬核是基于半導體工藝的物理設計,已有固定的拓撲布局和具體工藝,并已經(jīng)過(guò)工藝驗證,具有可保證的性能。其提供給用戶(hù)的形式是電路物理結構掩模版圖和全套工藝文件,是可以拿來(lái)就用的全套技術(shù)。
什么是固核?
IP固核的設計程度則是介于軟核和硬核之間,除了完成軟核所有的設計外,還完成了門(mén)級電路綜合和時(shí)序仿真等設計環(huán)節。一般以門(mén)級電路網(wǎng)表的形式提供給用戶(hù)。
linux操作系統文章專(zhuān)題:linux操作系統詳解(linux不再難懂)
評論