<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于FPGA的SOPC的幾個(gè)概念

基于FPGA的SOPC的幾個(gè)概念

作者: 時(shí)間:2011-05-30 來(lái)源:網(wǎng)絡(luò ) 收藏

1、SOC(System On Chip)

  a):片上系統,單片上集成系統級、多元化的大功能模塊,構成一個(gè)能夠處理各種信息的集成系統 b):集成了許多功能模塊的微處理器核的單芯片電路系統。

  c):可以大大縮小系統所占的面積,提高系統的性能和健壯性。

  d):已嵌入式系統為核心,集軟硬于一體,并追求最高的集成度,是電子系統設計發(fā)展的必然趨勢和最終目標。

  e):由硬件和軟件協(xié)同完成

  2、(System On a Programmable Chip)

  a):片上可編程系統,是Altera公司提出來(lái)的一種靈活的,高效的SOC解決方案,它將處理器、存儲器(ROM、RAM等)、總線(xiàn)和總線(xiàn)控制器、IO口、DSP、鎖相環(huán)等集成到一片FPGA中。它具有靈活的設計方式,可裁剪,可擴充,可升級,并具備軟硬件在系統可編程功能。

  3、IP核 (Intellectual Property核)

  a):IP即知識產(chǎn)權,SOC和在設計上都是以集成電路IP核為基礎,集成電路IP經(jīng)過(guò)預先設計、驗證,符合產(chǎn)業(yè)界普遍認同的設計規范和設計標準,并具有相對獨立并可以重復利用的電路模塊或子系統,如CPU、運算器等

  b):集成電路IP模塊具有知識含量高、占用芯片面積小、運行速度快、功耗低、可重用性等特點(diǎn) c):美國Dataquest公司將半導體產(chǎn)業(yè)的IP定義為用于A(yíng)SIC、ASSP和PLD等當中,并且是預先設計好的電路模塊

  d):IP核模塊有行為級(Behavior)、結構級(Structure)和物理級(Physical),對應描述功能的不同分為三類(lèi):

  i.:軟核(Soft IP Core):HDL文本形式提交用戶(hù),經(jīng)過(guò)RTL級設計優(yōu)化和功能驗證,但其中不含具體的物理信息;也稱(chēng)虛擬組件(Virtual Compont,VC)

  ii.:固核(Fire IP Core );介于軟核和硬核之間,完成門(mén)級電路綜合和時(shí)序仿真等設計環(huán)節,以門(mén)級網(wǎng)表的形式提交給用戶(hù)

  iii.:硬核(Hard IP Core );基于半導體工藝的物理設計,已有固定的拓撲布局和具體工藝,并已經(jīng)過(guò)工藝驗證,具有可保證的性能



關(guān)鍵詞: SOPC

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>