<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > Altera 選擇賽普拉斯的高容量QDR?II 和 QDRII+ SRAM器件用于28 納米 Stratix V FPGA 開(kāi)發(fā)套件

Altera 選擇賽普拉斯的高容量QDR?II 和 QDRII+ SRAM器件用于28 納米 Stratix V FPGA 開(kāi)發(fā)套件

作者: 時(shí)間:2011-10-24 來(lái)源:網(wǎng)絡(luò ) 收藏

2011 年 10 月 24日,北京訊,加州圣何塞訊—— 領(lǐng)域的業(yè)界領(lǐng)先者半導體公司(納斯達克股票代碼:CY)日前宣布,Altera 已在其 28 納米 Stratix? V GX 開(kāi)發(fā)套件中選用的 Quad Data Rate? II (QDR?II) 和 QDRII+ 。 使 Stratix V 開(kāi)發(fā)套件能夠實(shí)現高達 100 Gbps 的線(xiàn)路速率。

Stratix V GX 開(kāi)發(fā)套件可提供完整的設計環(huán)境,有助于啟動(dòng) Altera 高性能 28 納米 FPGA 的開(kāi)發(fā)工作,從而充分滿(mǎn)足諸如網(wǎng)絡(luò )線(xiàn)路卡、高級 LTE 基站、高端射頻卡和軍用雷達等各種不同應用的需求。該套件可幫助設計人員采用最新協(xié)議 (PCIe? Gen3) 和存儲器子系統(包括 DDR3、QDRII 和 QDRII+ 等)開(kāi)發(fā)并測試 Stratix V GX FPGA。Stratix V GX FPGA 開(kāi)發(fā)板上 4.5-MB 的 QDRII+ 存儲器可通過(guò)器件的硬存儲器控制器連接到 FPGA,從而實(shí)現最高性能和最低延遲。如欲了解有關(guān) Stratix V 系列的更多詳情,敬請訪(fǎng)問(wèn)網(wǎng)址:www.altera.com/stratixv。

QDRII+ 器件采用 On-Die Termination (ODT) 技術(shù),不僅能顯著(zhù)提高信號完整性,降低系統成本,而且還消除了采用外部終端電阻的麻煩,從而可大幅節省板卡空間。上述器件的容量高達 144 Mbit,速率則達 550 MHz。如果選擇可選的突發(fā)為 4,則 144-Mbit QDRII+ 能實(shí)現每秒 5.5 億次的事務(wù)處理,工作循環(huán)延遲為 2.5;如果突發(fā)為 2,則每秒能實(shí)現高達 6.66 億次的事務(wù)處理,達到目前業(yè)界最高的存儲器接口性能。65 納米的 SRAM 理想適用于眾多網(wǎng)絡(luò )應用,如核心和邊緣路由器、固定和模塊化以太網(wǎng)交換機、3G 基站和安全路由器等。此外,上述器件還可顯著(zhù)提升醫療成像和軍用信號處理系統的性能。

Altera 負責高端產(chǎn)品業(yè)務(wù)的高級市場(chǎng)經(jīng)理 Bernhard Friebe 指出:“賽普拉斯的 QDRII 和 QDRII+ 可提供目前高性能網(wǎng)絡(luò )解決方案所需的高速度、高容量和低延遲性能。我們的 Stratix V FPGA 可支持諸如 QDRII 和 QDRII+ 等最新存儲器技術(shù),能幫助客戶(hù)最大限度地實(shí)現其終端系統的能力?!?/P>

賽普拉斯同步 SRAM 業(yè)務(wù)部的高級總監 Sudhir Gopalswamy 指出:“Stratix V FPGA 可將網(wǎng)絡(luò )性能逐步提升到前所未有的全新高度。我們非常高興能推出高性能的存儲器技術(shù),幫助客戶(hù)充分利用技術(shù)進(jìn)步帶來(lái)的優(yōu)勢?!?BR>



關(guān)鍵詞: SRAM 賽普拉斯 FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>