<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于FPGA與外部SRAM的大容量數據存儲

基于FPGA與外部SRAM的大容量數據存儲

作者: 時(shí)間:2012-01-19 來(lái)源:網(wǎng)絡(luò ) 收藏
1 引言

  我們將針對中內部BlockRAM有限的缺點(diǎn),提出了將與外部相結合來(lái)改進(jìn)設計的方法,并給出了部分VHDL程序。

  2 硬件設計

  這里將主要討論以Xilinx公司的(XC2S600E-6fg456)和ISSI公司的(IS61LV25616AL)為主要器件來(lái)完成大容量數據存儲的設計思路。

  FPGA即現場(chǎng)可編程門(mén)陣列,其結構與傳統的門(mén)陣列相似,大量的可編程邏輯塊( CLB , Configurable Logic Block ) 在芯片中央按矩陣排列,芯片四周為可編程輸入/輸出塊( IOB , Input / Output Block),CLB行列之間及CLB和IOB之間具有可編程的互連資源(ICR,InterConnectResource)。CLB、IOB和ICR都由分布在芯片中的靜態(tài)存儲單元控制,SRAM中的數據決定FPGA的功能,這些數據可以在系統加電時(shí)自動(dòng)或由命令控制從外部存儲器裝入。

  在進(jìn)行數據存儲時(shí),可直接將數據寫(xiě)入FPGA內部的BlockRAM中,在一定程度上減少了FPGA的資源分配。但FPGA內部自帶的RAM塊畢竟是有限的,當需進(jìn)行大容量數據存儲時(shí)這有限的RAM塊是遠遠不能滿(mǎn)足系統設計要求的。此時(shí),就需要將FPGA與外部RAM相結合完成大容量數據存儲。具體硬件電路如圖一所示:

  

硬件電路

  3 IS61LV25616AL功能簡(jiǎn)介

  IS61LV25616AL是Integrated Silicon Solution公司(ISSI)的一款容量為256K×16的且引腳功能完全兼容的4Mb的異步SRAM,可為Xilinx公司的Spartan-2E系列FPGA提供高性能、高消費比的外圍存儲。除了256K×16異步SRAM外,ISSI還提供128K×16、512K×16、256K×8、512K×8和1M×8的異步SRAM。 IS61LV25616AL引腳結構框圖如圖二所示:

  

IS61LV25616AL引腳結構圖

  3.1 主要特征

  (1)工作電壓:3.3伏;

  (2)訪(fǎng)問(wèn)時(shí)間:10ns、12ns;

  (3)芯片容量:256K×16;

  (4)封裝形式:44引腳TSOPII封裝,也有48引腳mBGA和44引腳SOJ封裝;

  (5)采用0.18μm技術(shù)制造。

  3.2 引腳功能

  (1)A0~A17:18位的地址輸入線(xiàn);

  (2)IO0~IO15:16位的三態(tài)數據輸入輸出線(xiàn);

  (3)寫(xiě)控制線(xiàn);

  (4)片選信號;

  (5)輸出使能信號;

  (6)低字節、高字節使能信號;

  (3)~(6)的控制線(xiàn)均為低電平有效。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA SRAM

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>