可控與靈活性軟件解FPGA測試之憂(yōu)
隨著(zhù)FPGA接口的速度提高,高速接口的測試、PCB板級的測試、EMI/EMC的測試等,這些測試的難度會(huì )越來(lái)越突出。
目前FPGA所需的嵌入式邏輯分析工具一般由FPGA廠(chǎng)家自行提供,但無(wú)法滿(mǎn)足通用性要求;而外部測試工具除提供更好的通用性外,也可以把FPGA內部信號與實(shí)際電路聯(lián)合起來(lái)觀(guān)察系統真實(shí)運行的情況。我們希望在這方面可以突破傳統,有所創(chuàng )新,給客戶(hù)更大的自由度。
在FPGA的測試中,高速信號的信號完整性和時(shí)鐘抖動(dòng)分析是一項挑戰。目前我們的IO還沒(méi)有增加高速serdes接口,但是在我們未來(lái)的產(chǎn)品上會(huì )增加serdes和IO接口的特性,使測試變得更加容易。
為實(shí)現FPGA的自動(dòng)化測試還需要提高軟件可控性和靈活性,可以使設計人員、測試人員沒(méi)有太多的顧慮。目前我們用debugware來(lái)實(shí)現芯片內部信號的探測,相對其他廠(chǎng)商的工具,debugware會(huì )更加貼近工程師的習慣,操作更加簡(jiǎn)單。
評論