<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 賽靈思FPGA全局時(shí)鐘網(wǎng)絡(luò )結構詳解

賽靈思FPGA全局時(shí)鐘網(wǎng)絡(luò )結構詳解

作者: 時(shí)間:2014-02-14 來(lái)源:摘自《電子發(fā)燒友》 收藏

  1)DLL模塊

本文引用地址:http://dyxdggzs.com/article/221556.htm

  DLL 主要由一個(gè)延時(shí)線(xiàn)和控制邏輯組成。延時(shí)線(xiàn)對時(shí)鐘輸入端CLKIN產(chǎn)生一個(gè)延時(shí),時(shí)鐘分布網(wǎng)線(xiàn)將該時(shí)鐘分配到器件內的各個(gè)寄存器和時(shí)鐘反饋端CLKFB;控制邏輯在反饋時(shí)鐘到達時(shí)采樣輸入時(shí)鐘以調整二者之間的偏差,實(shí)現輸入和輸出的零延時(shí),如圖3所示。具體工作原理是:控制邏輯在比較輸入時(shí)鐘和反饋時(shí)鐘的偏差后,調整延時(shí)線(xiàn)參數,在輸入時(shí)鐘后不停地插入延時(shí),直到輸入時(shí)鐘和反饋時(shí)鐘的上升沿同步,鎖定環(huán)路進(jìn)入“鎖定”狀態(tài),只要輸入時(shí)鐘不發(fā)生變化,輸入時(shí)鐘和反饋時(shí)鐘就保持同步。DLL可以被用來(lái)實(shí)現一些電路以完善和簡(jiǎn)化系統級設計,如提供零傳播延遲,低時(shí)鐘相位差和高級時(shí)鐘區域控制等。

DLL模塊

  在芯片中,典型的DLL標準原型如圖4所示,其管腳分別說(shuō)明如下:

在Xilinx芯片中,典型的DLL標準原型如圖4所示

  CLKIN(源時(shí)鐘輸入):DLL輸入,通常來(lái)自IBUFG或BUFG。

  CLKFB(反饋時(shí)鐘輸入):DLL時(shí)鐘反饋信號,該反饋信號必須源自CLK0或CLK2X,并通過(guò)IBUFG或BUFG相連。

  RST(復位):控制DLL的初始化,通常接地。

  CLK0(同頻信號輸出):與CLKIN無(wú)相位偏移;CLK90與CLKIN 有90度相位偏移;CLK180與CLKIN 有180度相位偏移;CLK270與CL KIN有270度相位偏移。

  CLKDV(分頻輸出):DLL輸出,是CLKIN的分頻。DLL支持的分頻系數為1.5,2,2.5,3,4,5,8 和16。

  CLK2X(兩倍信號輸出):CLKIN的2倍頻時(shí)鐘信號。

  LOCKED(輸出鎖存):為了完成鎖存,DLL可能要檢測上千個(gè)時(shí)鐘周期。當DLL完成鎖存之后,LOCKED有效。

  在 設計中,消除時(shí)鐘的傳輸延遲,實(shí)現高扇出最簡(jiǎn)單的方法就是用DLL,把CLK0 與CLKFB相連即可。利用一個(gè)DLL可以實(shí)現2倍頻輸出,如圖5所示。利用兩個(gè)DLL 就可以實(shí)現4倍頻輸出,如圖6所示。

利用兩個(gè)DLL 就可以實(shí)現4倍頻輸出

  2)數字頻率合成器

  DFS 可以為系統產(chǎn)生豐富的頻率合成時(shí)鐘信號,輸出信號為CLKFB和CLKFX180,可提供輸入時(shí)鐘頻率分數倍或整數倍的時(shí)鐘輸出頻率方案,輸出頻率范圍為 1.5~320 MHz(不同芯片的輸出頻率范圍是不同的)。這些頻率基于用戶(hù)自定義的兩個(gè)整數比值,一個(gè)是乘因子(CLKFX_ MULTIPLY),另外一個(gè)是除因子(CLKFX_ DIVIDE),輸入頻率和輸出頻率之間的關(guān)系為:

  比如取CLKFX_MULTIPLY = 3,CLKFX_DIVIDE = 1,PCB上源時(shí)鐘為100 MHz,通過(guò) 3倍頻后,就能驅動(dòng)時(shí)鐘頻率在300 MHz的,從而減少了板上的時(shí)鐘路徑,簡(jiǎn)化板子的設計,提供更好的信號完整性。

fpga相關(guān)文章:fpga是什么


鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


關(guān)鍵詞: Xilinx FPGA RAM DCM 時(shí)鐘信號

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>