<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于FPGA的速率自適應圖像抽取算法

基于FPGA的速率自適應圖像抽取算法

作者:裴楠 李珂 時(shí)間:2014-02-13 來(lái)源:摘自《電子發(fā)燒友》 收藏

  的讀寫(xiě)都基于頁(yè)進(jìn)行操作,讀出一頁(yè)的兩個(gè)中,有多種可能性,數據處理過(guò)程如圖2 所示,圖2中給出三種可能,一是前一個(gè)是需要抽取的頭數據,后一個(gè)是需要抽取的中間數據;二是前一個(gè)是需要抽取的圖像數據,后一個(gè)是不需要抽取的其他 數據;三是前一個(gè)是需要抽取的尾數據,后一個(gè)是下一幅圖像的頭,但不需要抽取。

本文引用地址:http://dyxdggzs.com/article/221482.htm

  可見(jiàn),在抽取回放中必須濾除一定數據,保證抽取圖像的完整性和正確性,因此在存儲時(shí)增加附加信息,以解決圖像完整性問(wèn)題。

  附加信息設計為6 b,格式定義見(jiàn)表1.

  附加信息與數據一起被存到存儲芯片中。在回放時(shí),讀取附加信息,解析出高有效/無(wú)效信號和低VCDU有效/無(wú)效信號。由回放請求模塊進(jìn)行數據濾除,保證僅回放有效數據,并且為完整圖像。

  附加信息與有效標志映射關(guān)系見(jiàn)表2.對輸入數據的各種情況,按照表2中映射關(guān)系解析出有效/無(wú)效信號。

  數據過(guò)濾模塊設置緩存,根據高低VCDU有效標示控制緩存地址,為1進(jìn)行讀取,為0跳過(guò)無(wú)效的VCDU數據,實(shí)現數據的濾除。

  1.2 實(shí)時(shí)性設計

  方法中必須獲取到幀頭VCDU 信息和幀尾VCDU信息才會(huì )更新圖像數據幀地址寄存器,即在收到一整幅圖像之后才能進(jìn)行回放。

  抽取的延時(shí)計算一幅圖像第一比特輸出和輸入時(shí)間之差,最壞情況時(shí)第N 幅圖像已經(jīng)寫(xiě)入,第N + 1 幅圖像尾部沒(méi)有寫(xiě)完,即在第N 幅圖像頭寫(xiě)入后兩幅圖像時(shí)間才開(kāi)始回放。抽取過(guò)程中延遲時(shí)間=兩幅圖像時(shí)間+數據回放時(shí)間。工程中,圖像生成速率為10幅/s,一幅圖像的生成時(shí)間按 100 ms計算。

  回放數據的時(shí)間為數據從芯片中讀出時(shí)間和數據緩存時(shí)間,每頁(yè)2 KB,讀取時(shí)間約320 μs;其余處理路徑上的寄存時(shí)間《10 μs.因此,抽取過(guò)程中延遲時(shí)間約為200.33 ms ,完全可以滿(mǎn)足圖像的回放觀(guān)看需要。

fpga相關(guān)文章:fpga是什么


存儲器相關(guān)文章:存儲器原理




關(guān)鍵詞: 存儲器 FPGA 載荷圖像 VCDU FLASH

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>