基于VLSI 平臺的AVR 處理器仿真與設計
使用WINAVR-GCC 編譯工具,編譯生成HEX 文件,后再轉化為BIN文件,將該BIN文件通過(guò)EDK組建更新ROM,觀(guān)察硬件LED,如圖7所示,其正常工作,Vir-tual AVR得到驗證。
5 結語(yǔ)
隨著(zhù)MCU 應用范圍越來(lái)越寬,對MCU 要求也提高,尤其目前MCU逐漸進(jìn)入SoC時(shí)代,IP核復用將成為主流設計方法。為使老一代MCU延續生命力,開(kāi)發(fā)其兼容IP核,不僅能將以往代碼迅速移植到新系統,且可加快新系統開(kāi)發(fā),將以往很多分立器件用邏輯功能實(shí)現,集成于A(yíng)SIC中,降低外圍硬件電路的設計。文中從模擬MCU核開(kāi)始,闡述了用FPGA來(lái)虛擬出傳統MCU的設計原理和方法,適度改變內部結構,添加Wishbone總線(xiàn),替代傳統MCU片內總線(xiàn),來(lái)完成MCU核與外設的連接,使傳統MCU變的更靈活。結果表明,實(shí)現了既定目標,與標準的微控制器兼容,系統運行穩定。該方法延續了傳統微控制器的生命力,能使其得到更大發(fā)展。由于Wishbone總線(xiàn)支持多主設備,今后可在一個(gè)FPGA 中集成多個(gè)MCU核,對于性能的提升將是質(zhì)的飛躍
評論