DAC及其緩沖器有助于提升系統性能與簡(jiǎn)化設計一 作者: 時(shí)間:2012-10-03 來(lái)源:網(wǎng)絡(luò ) 加入技術(shù)交流群 掃碼加入和技術(shù)大咖面對面交流海量資料庫查詢(xún) 收藏 bkit-text-stroke-width: 0px"> 圖10. 互補NMOS/PMOS開(kāi)關(guān) 圖11和圖12所示為AD5541A在5 V和2.5 V基準電壓下的INL性能。 圖11. AD5541A的INL( VDD = 5.5 V, VREF = 5 V) 圖12. AD5541A的INL( VDD = 5.5 V, VREF = 2.5 V) 上一頁(yè) 1 2 3 4 下一頁(yè)
評論