上電時(shí)實(shí)現延時(shí)系統復位的IC
通過(guò)給晶體管增加一些電容、二極管和電阻,使用保持時(shí)間可調的復位IC,將純手動(dòng)復位轉換為自動(dòng)復位。
在大多數應用中,(手動(dòng)復位)引腳通常與開(kāi)關(guān)相連,為管理芯片制造手動(dòng)復位信號。隨后,在預先設定的有效延時(shí)時(shí)間后,其從低電平有效復位回到高電平狀態(tài)。手動(dòng)復位適用于大多數應用;然而,它需要人為干涉產(chǎn)生復位信號。在一些應用中,手動(dòng)復位存在爭議,因為系統每次上電時(shí)都要執行。
更進(jìn)一步,包括嵌入式處理器在內的應用需要復位輸出為保持高電平——也就是說(shuō),非有效——在應用復位或低有效之前的某個(gè)時(shí)期。如圖1電路在設備上電時(shí)無(wú)需按下復位鍵的情況下,被證實(shí)是有效的,因為在復位的低信號到來(lái)之前,復位自動(dòng)以預先設定的保持時(shí)間發(fā)生。
電路使用帶引腳和低有效輸出
的復位管理芯片。通常
輸入的內部上拉電阻為20到50kΩ。上電期間,
內部電阻將電容C1充電到正向最大值VDD。為管理芯片產(chǎn)生
復位輸入,其
輸入必須接收低有效的地信號,需要晶體管Q1導通。這個(gè)導通的時(shí)間長(cháng)度取決于R1和C2的RC時(shí)間常數。這兩個(gè)器件決定Q1什么時(shí)候導通,從而為
輸出提供保持時(shí)間可調的高電平。為增加保持時(shí)間,增加R1和C2的RC時(shí)
間常數即可。
復位管理芯片只在管腳的電壓超過(guò)觸發(fā)閾值電壓和管理器內部復位周期結束時(shí),產(chǎn)生
輸出。這個(gè)延時(shí)時(shí)間濾除了所有輸入電壓的毛刺。因為Q1的導通,使C1的負向變?yōu)榈?。而C1的正向不能立即改變極性,其被拉低并通過(guò)
輸入的內部上拉電阻,緩慢的再次充電。當達到復位芯片的閾值電壓時(shí),一旦達到芯片的延時(shí)時(shí)間便輸出復位信號。C1的選擇并不嚴格。然而,它的值應該盡量大——例如0.1到10μF——使C1和內部上拉電阻所得的RC時(shí)間常數足夠大。這個(gè)值確保C1在
引腳上保持了至少1us的低電平。
C2充電到Q1的偏置電壓后,晶體管仍然導通。在下一次上電或手動(dòng)按鍵復位電路時(shí),晶體管C2放電。這個(gè)動(dòng)作一旦發(fā)生,Q1關(guān)閉。R1將C1的負向充電到供電電壓VDD。因為電容C1的正向不能立即改變,其表現為充電到2VDD。然而,保護二極管D1將C1的電壓箝位到僅為VDD加上二極管的導通電壓。一旦C2充電足夠使Q1再次導通時(shí),重復循環(huán)。
pa相關(guān)文章:pa是什么
晶體管相關(guān)文章:晶體管工作原理
晶體管相關(guān)文章:晶體管原理 上拉電阻相關(guān)文章:上拉電阻原理
評論