使用MATLAB和Simulink算法創(chuàng )建FPGA原型(一)
例如,圖5展示了DDC濾波器鏈路中低通濾波器第一階段浮點(diǎn)與定點(diǎn)仿真結果的差異。這些差異是因定點(diǎn)量化所致。上方圖形顯示了浮點(diǎn)與定點(diǎn)仿真結果的重疊效果。下方圖形顯示了圖中每一點(diǎn)的量化誤差。工程師可能需要根據設計規范來(lái)增加小數位數以減小由此引出的量化誤差。
除了選擇小數位數之外,工程師還需要優(yōu)化字長(cháng),實(shí)現低功耗和區域優(yōu)化的設計。
在DDC案例研究中,工程師使用Simulink定點(diǎn)模塊組將部分數字濾波器鏈路的字長(cháng)減少了8位之多(圖6)。
評論