譯碼器在數字電路設計中的應用
1.2 作為函數發(fā)生器
由于譯碼器的每一個(gè)輸出端為相應輸入變量的一個(gè)最小項或其反函數,而任何邏輯函數又都可以變換成最小項之和的形式,所以利用譯碼器可以實(shí)現任何邏輯函數,也即是譯碼器可以作為函數發(fā)生器用。
例:實(shí)現三入多數表決邏輯功能。
解析:根據題意分析列出三入多數表決電路的真值表,如表3所示。
根據函數式可知,用3線(xiàn)-8線(xiàn)譯碼器和一個(gè)與非門(mén)就可實(shí)現三入多數表決電路的設計。三入多數表決的邏輯電路圖如圖3所示。
2 結束語(yǔ)
綜上所述,譯碼器在數字電子技術(shù)中應用廣泛,利用它可以簡(jiǎn)化設計電路,而且有一定的方法可循。在數字電路設計中,只要深入了解各種器件的工作原理和工作特點(diǎn),就會(huì )給我們的設計帶來(lái)很大的幫助和方便。
評論