為什么晶振并聯(lián)1MΩ電阻時(shí),程序運行正常?沒(méi)有1MΩ就會(huì )出問(wèn)題?
無(wú)源晶振并聯(lián)一個(gè)1MΩ電阻電路圖
問(wèn)題描述:
在一些方案中,晶振并聯(lián)1MΩ電阻時(shí),程序運行正常,而在沒(méi)有1MΩ電阻的情況下,程序運行有滯后及無(wú)法運行現象發(fā)生。
原因分析:
在無(wú)源晶振應用方案中,兩個(gè)外接電容能夠微調晶振產(chǎn)生的時(shí)鐘頻率。而并聯(lián)1MΩ電阻可以幫助晶振起振。因此,當發(fā)生程序啟動(dòng)慢或不運行時(shí),建議給晶振并聯(lián)1MΩ的電阻。
這個(gè)1MΩ電阻是為了使本來(lái)為邏輯反相器的器件工作在線(xiàn)性區, 以獲得增益, 在飽和區不存在增益, 而在沒(méi)有增益的條件下晶振不起振。簡(jiǎn)而言之,并聯(lián)1M電阻增加了電路中的負性阻抗(-R),即提升了增益,縮短了晶振起振時(shí)間,達到了晶振起振更容易之目的。
換一種說(shuō)法,假設電路中無(wú)任何的擾動(dòng)信號,晶振不可能起振。實(shí)際上反相門(mén)電路中許多電路不加這個(gè)電阻也能起振,因為一般的電路都有擾動(dòng)信號,但有個(gè)別的反相門(mén)電路不加這個(gè)電阻就不能起振,因為擾動(dòng)信號強度不夠。
需要指出的是,在低溫環(huán)境下振蕩電路阻抗也會(huì )發(fā)生變化,當阻抗增加到一定程度時(shí),晶振就會(huì )發(fā)生起振困難或不起振現象。這時(shí),我們也需要給晶振并聯(lián)1MΩ電阻,建議為了增加振蕩電路穩定性,給晶振同時(shí)串聯(lián)一個(gè)100Ω的電阻,這樣可以減少晶振的頻率偏移程度。
注:并聯(lián)電阻不能太小,串聯(lián)電阻不能太大。否則,在溫度較低的情況下不易起振。
評論