<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 實(shí)現最高效的數據轉換:深入了解Achronix JESD204C解決方案

實(shí)現最高效的數據轉換:深入了解Achronix JESD204C解決方案

作者:Manish Sinha,Achronix戰略規劃與業(yè)務(wù)發(fā)展部 時(shí)間:2023-12-27 來(lái)源:電子產(chǎn)品世界 收藏

長(cháng)期以來(lái),為不同行業(yè)的數據密集型和高帶寬應用提供了創(chuàng )新性的產(chǎn)品和技術(shù),并幫助客戶(hù)不斷打破性能極限。其中一些應用需要與先進(jìn)的模擬/數字轉換器(ADC)和數字/模擬轉換器(DAC)進(jìn)行對接——可由完美地完成這項任務(wù)。

本文引用地址:http://dyxdggzs.com/article/202312/454288.htm

JESD204B/C是由JEDEC定義和開(kāi)發(fā)的高速器串行接口標準。該標準減少了高速器和其他高性能器件(如 Speedster7t )之間的數據輸入和輸出數量。這種數字和模擬信號鏈的組合使設計人員能夠獲得簡(jiǎn)化的小尺寸電路板布局,同時(shí)不會(huì )對終端系統的性能產(chǎn)生不利影響,從而使設計人員受益。通過(guò)高速通用I/OGPIO)或SerDes通道來(lái)實(shí)現器件之間的接口/互連。

在其Speedster7t 器件上已經(jīng)實(shí)現了接口,使客戶(hù)能夠使用他們所選擇的ADCDAC。由于是在同構FPGA架構上實(shí)現了軟的接口,客戶(hù)可以使用他們喜歡的ADC/DAC器件并使其設計實(shí)現定制化。本文討論了基于Achronix Speedster7t FPGA器件的JESD204C解決方案。

Achronix JESD204C解決方案支持該標準提及的所有功能,并對以前的版本進(jìn)行改善。旨在實(shí)現由標準機構提出的所有的四個(gè)目標:

·提高通道速率以支持所需的更高總帶寬——Achronix的解決方案目前支持每SerDes通道高達24.75 Gbps的數據速率。SerDes可以支持32 GbpsJESD204C上限通道速率。用于測試設計的數據轉換器使用的是Analog DevicesADI)的AD9082,它支持的最大數據速率為24.75 Gbps。

·提升有效載荷傳輸效率——Achronix的用戶(hù)可以使用FPGA邏輯來(lái)對其設計進(jìn)行定制和優(yōu)化。

·鏈路穩健性——Achronix的解決方案展示了在單通道和多通道模式鏈路的高度穩健性,同時(shí)保持確定性的延遲。例如,對于那些沒(méi)有量化效應的模式,采樣率可以達到AD9082支持的最高極限。

·向后兼容先前的JESD204B版本——Achronix將會(huì )提供JESD204B解決方案。

實(shí)驗室測試方案

Achronix已成功實(shí)現并演示了Speedster7t JESD204C的解決方案,該解決方案可連ADIAD9082,AD9082帶有四通道16DAC和雙通道12ADC轉換件。實(shí)驗環(huán)回設置(如圖1所示)包括以下組件:

·BittwareVectorPath S7t-VG6加速卡。板上使用的是Achronix Speedster7t FPGA器件。

·連接VectorPathADIEVAL-AD9082連接器。Achronix開(kāi)發(fā)了一塊4-laneQSFPFMC的連接器,如果有需要的話(huà),還可以調整為8通道或16通道。

·配備FMC連接器的ADI EVAL-AD9082 ADC/DAC板卡。

·所需的測試設備和其它配件。

image.png

1:連接VectorPathADIEVAL-AD9082連接器板卡

實(shí)驗設置給發(fā)送(Tx)的和接收(Rx)的方向上提供完整的信號鏈。各組件的功能如下:

·在VectorPath加速卡上的Speedster7t AC7t1500 FPGA器件中實(shí)現JESD204C發(fā)送/接收IP功能。通過(guò)連接的PC上的Linux控制臺運行特定的測試腳本。

·Speedster7t SerDes通道通過(guò)定制的FMC-QSFP連接器板卡連接到ADC/DAC。QSFP28模塊支持四個(gè)SerDes通道,每個(gè)通道的運行速度為24.75 Gbps。

·通過(guò)所連PC調用API,完成對ADIAD9082-FMCA-EBZ評估板上數千個(gè)寄存器進(jìn)行編程配置。另外,也可以使用FPGA上的軟CPU核或SoC中的硬CPU核對寄存器進(jìn)行編程配置。

·外部時(shí)鐘源使VectorPath加速卡和AD9082-FMCA-EBZ評估板同步。也可以通過(guò)使用AD9082-FMCA-EBZ上的振蕩器來(lái)生成內部時(shí)鐘,并通過(guò)FMC-QSFP連接器饋送到VectorPath加速卡。

·由一個(gè)任意波形發(fā)生器(AWG產(chǎn)生波形被通過(guò)外部直傳送給ADC0ADC1。

·環(huán)回發(fā)生在Speedster7t FPGA內部,處于JESD204C接收和發(fā)送模塊之間,而DAC輸出顯示在示波器上。

·DAC0DAC1輸出的預期波形顯示在連接的示波器上。

image.png

2:四通道環(huán)回示例

上圖顯示了一個(gè)四通道環(huán)回配置。信號路徑為AWGI/Q信號)→AD9082-FMCA-EBZADC)→FMC QSFP56Speedster7t JESD204C Rx→環(huán)回→Speedster7t JESD204C TxFMC QSFP56AD9082-FMCA-EBZ DAC)→示波器。

AD9082-FMCA-EBZADC0ADC1的輸入I/Q波形具有相同的頻率,但相位相差90度。頻率取決于AD9082-FMCA-EBZ支持的模式,該設置可以在最小且可接受的抖動(dòng)下,實(shí)現該特定模式所聲明的最高頻率。

基于Speedster7t FPGA器件,實(shí)現的先進(jìn)的Achronix JESD204C解決方案,可以實(shí)現JESD204C數據轉換器所支持的最高速率。該解決方案為連接的ADC/DAC設備提供了一個(gè)與供應商無(wú)關(guān)的接口,從而支持客戶(hù)可以選擇他們喜歡的ADC/DAC供應商。



關(guān)鍵詞: 數據轉換 Achronix JESD204C FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>