<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > 瑞薩電子推出面向Xilinx FPGA和SoC的全新PMIC參考設計

瑞薩電子推出面向Xilinx FPGA和SoC的全新PMIC參考設計

—— 采用BGA封裝的ISL91211AIK和ISL91211BIK PMIC更易用于參考設計,縮短工業(yè)與運算類(lèi)應用產(chǎn)品上市時(shí)間
作者: 時(shí)間:2020-03-25 來(lái)源:電子產(chǎn)品世界 收藏

全球領(lǐng)先的半導體解決方案供應商瑞薩電子株式會(huì )社近日宣布推出三款易于使用的電源管理IC()參考設計,用于為Xilinx Artix-7、Spartan-7系列FPGA以及Zynq-7000 SoC的多個(gè)電源軌供電,并可選配DDR存儲器。瑞薩與Xilinx緊密合作,提供低風(fēng)險且易于開(kāi)發(fā)的電源解決方案,以加速FPGA和SoC設計。該參考設計可加快各種工業(yè)及運算類(lèi)應用的電源研發(fā)速度,其中包括電機控制、機器視覺(jué)攝像頭、可編程邏輯控制器(PLC)、家庭網(wǎng)關(guān)與家電、便攜式醫療和無(wú)線(xiàn)設備等。

本文引用地址:http://dyxdggzs.com/article/202003/411326.htm

瑞薩高效參考設計提供了用戶(hù)友好的交鑰匙解決方案,使單個(gè)設計能夠支持不同的Xilinx速度等級和DDR存儲器類(lèi)型,包括DDR3、DDR3L、DDR4、LPDDR2和LPDDR3。它們基于四相、三輸出ISL91211AIK 和四輸出ISL91211BIK PMIC。兩款PMIC均可提供高達20A的總輸出電流,并具有獨立的動(dòng)態(tài)電壓縮放功能。其控制回路可優(yōu)化Xilinx FPGA的負載分布,并由內部管理電源軌的上電和關(guān)機時(shí)序,而無(wú)需外部時(shí)序控制器?;?MHz的開(kāi)關(guān)頻率和快速的負載瞬態(tài)響應,可使每個(gè)PMIC板使用22uF輸出電容器和一個(gè)小型電感器,以縮減解決方案的尺寸。新款PMIC采用4.7mm x 6.3mm, 0.8mm間距,35焊球封裝。

瑞薩電子移動(dòng)、基礎設施與物聯(lián)網(wǎng)電源業(yè)務(wù)部副總裁Andrew Cowell表示:“我們的PMIC參考設計提供經(jīng)測試的完整解決方案,可連接X(jué)ilinx的Artix-7、Spartan-7和Zynq-7000器件并為其供電,從而顯著(zhù)加快用戶(hù)的開(kāi)發(fā)進(jìn)度。這兩款多相PMIC均采用瑞薩電子業(yè)界領(lǐng)先的R5調制技術(shù),以實(shí)現極快的瞬態(tài)響應,同時(shí)支持設計人員動(dòng)態(tài)調整功率以改善整體系統性能?!?/p>

用于Xilinx Artix-7 FPGA的瑞薩參考板

用于 Artix-7 的 ISL91211A-BIK-REFZ 參考設計板采用 ISL91211AIK 和 ISL91211BIK 多相PMIC、 ISL80030  3A同步降壓 DC/DC 轉換器,以及 ISL21010DFH312 微功耗電壓參考。該PMIC為多個(gè)電源軌提供高達95%的效率,并可接受插入式 AC/DC 適配器或 DC 電源的5V供電。 ISL80030 支持3.3V、2.5V和1.8V的 VCCO 和 VCC_IO ; ISL21010DFH312 支持1.25V的 XADC 輸入電壓,精度為±0.2%。

用于Xilinx Spartan-7 FPGA的瑞薩參考板

用于Spartan-7的ISL91211BIK-REF2Z參考設計板采用ISL91211BIK多相PMIC和ISL80030 3A同步降壓DC/DC轉換器;其中ISL91211BIK為VCCINT、VCCBRAM、VCC_DDR、VCCAUX和VTT供電,并可接受插入式AC/DC適配器或DC電源的5V供電。ISL80030 DC/DC轉換器支持3.3V、2.5V和1.8V的VCCO及VCC_IO。

用于Xilinx Zynq-7000 SoC的瑞薩參考板

用于Zynq-7000的ISL91211AIK-REFZ參考設計板采用ISL91211AIK多相PMIC、 ISL9123 低IQ降壓調節器和兩個(gè)ISL80030 3A同步降壓DC/DC轉換器;其中ISL91211AIK為VCCINT、VCCBRAM、VCC_DDR和VCCAUX供電,ISL9123為VTT電源軌供電,兩個(gè)ISL80030 DC/DC轉換器支持VCCO和VCC_IO的3.3V、2.5V和1.8V電源軌。

供貨信息

每個(gè)PMIC參考設計板均隨附有用戶(hù)指南、完整原理圖、物料清單(BOM)和PCB布局文件。

1585118129115060.jpg



關(guān)鍵詞: BGA PMIC

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>