<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > 萊迪思發(fā)布最新Lattice Radiant 2.0設計軟件加速FPGA設計

萊迪思發(fā)布最新Lattice Radiant 2.0設計軟件加速FPGA設計

—— 最新版本支持全新的萊迪思CrossLink-NX FPGA
作者: 時(shí)間:2019-12-11 來(lái)源:電子產(chǎn)品世界 收藏

萊迪思半導體公司低功耗可編程器件的領(lǐng)先供應商,近日宣布推出廣受歡迎的最新版本設計工具Lattice Radiant?2.0。除了增加了對新的CrossLink-NX? 系列之類(lèi)的更高密度器件的支持之外,更新的設計工具還提供了新的功能,加速和簡(jiǎn)化了基于萊迪思的設計開(kāi)發(fā)。

本文引用地址:http://dyxdggzs.com/article/201912/408079.htm

當系統開(kāi)發(fā)人員評估選擇硬件平臺時(shí),實(shí)際的硬件只占他們選擇標準的一小部分。他們還會(huì )評估用于配置硬件的設計的易用性和支持的功能,因為這些功能可能會(huì )對整體系統開(kāi)發(fā)時(shí)間和成本產(chǎn)生重大影響。

萊迪思產(chǎn)品線(xiàn)高級經(jīng)理Roger Do表示:“Lattice Radiant 2.0設計軟件為開(kāi)發(fā)人員提供了更符合設計習慣的用戶(hù)體驗;該工具將引導他們完成從設計創(chuàng )建到IP導入,從實(shí)現到位流生成,再到將位流下載到FPGA的整個(gè)設計流程。幾乎沒(méi)有使用FPGA經(jīng)驗的開(kāi)發(fā)人員能夠快速利用Lattice Radiant的自動(dòng)化功能。對于有經(jīng)驗的FPGA開(kāi)發(fā)人員,如果需要特定的優(yōu)化,Lattice Radiant 2.0也可以對FPGA設置進(jìn)行更精細的控制?!?/p>

Radiant 2.0中提供的新功能升級包括:

·         片上調試工具,允許用戶(hù)實(shí)時(shí)進(jìn)行錯誤修復。調試功能使開(kāi)發(fā)人員可以在其代碼中插入虛擬開(kāi)關(guān)或LED來(lái)確認功能的可行性。該工具還允許用戶(hù)更改硬核IP的設置以測試不同的工作模式。

·        改進(jìn)的時(shí)序分析可提供更準確的走線(xiàn)和布線(xiàn)規劃以及時(shí)鐘時(shí)序,從而避免設計擁塞和散熱問(wèn)題。

·        工程變更單(ECO)編輯器使開(kāi)發(fā)人員可以對完成的設計進(jìn)行增量更改,而無(wú)需重新編譯整個(gè)FPGA數據庫。

·        同步開(kāi)關(guān)輸出(SSO)計算器分析單個(gè)引腳的信號完整性,以確保其性能不會(huì )因靠近另一個(gè)引腳而受到影響。



關(guān)鍵詞: FPGA 軟件

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>