嵌入式FPGA IP助力5G芯片快速上市
作者 Mike Fitton
本文引用地址:http://dyxdggzs.com/article/201807/382661.htm展望未來(lái)十年,5G的發(fā)展將會(huì )使無(wú)線(xiàn)基礎設施將會(huì )變得更加無(wú)所不在,甚至還將與我們生活的方方面面更緊密地結合在一起。5G在繼續推進(jìn)以前的蜂窩移動(dòng)標準持續推動(dòng)帶寬擴展這種范式的基礎上,還將推動(dòng)一系列新的設備和應用模式的產(chǎn)生。
盡管前景讓人興奮不已,但是5G對吞吐量、可靠性、普及性和邊緣計算的要求,正在為現有的通信基礎設備帶來(lái)巨大的、新的挑戰包括:
1)對低延遲和更高數據吞吐量不斷增加的需求,使這些解決方案為了高效處理數據而轉向一種更加優(yōu)化的數據流水線(xiàn),例如傳輸時(shí)間間隔(TTI)這一重要的時(shí)間單位將從1 ms縮短到0.2 ms。
2)應用模式和需求的不斷增加意味著(zhù)不可能再是“一種模式打天下”,這將需要一種基于產(chǎn)品或技術(shù)組合的模式,也就是說(shuō)需要在不同的部署模式間盡可能地實(shí)現設計重用的最大化,如從小基站到宏基站,再到Cloud RAN。
3)特別需要的是用靈活性來(lái)滿(mǎn)足新的和未來(lái)出現的應用模式,更直白地說(shuō)就是大家都期望這些解決方案應該做到面向未來(lái)不過(guò)時(shí),可以適應來(lái)自最終客戶(hù)和運營(yíng)商的新的和未預見(jiàn)到的需求。更進(jìn)一步地說(shuō)明就是:這種能夠可編程的、面向未來(lái)的解決方案可以支持改善上市時(shí)間。因而在A(yíng)SIC或SoC流片之前不再必須完全固定設計,在規范最終確定時(shí)可能產(chǎn)生的變化將由可編程硬件的方式來(lái)應對。
Achronix高度可編程的嵌入式FPGA解決方案
諸如Achornix的Speedcore? eFPGA(嵌入式FPGA)這類(lèi)高度可編程的嵌入式FPGA解決方案可為5G系統帶來(lái)更快的上市時(shí)間。例如,沒(méi)有必要把一款SoC的流片推遲到5G標準最終確立之后,后期發(fā)生的需求變化可以用軟件或者可編程硬件來(lái)解決。這是一種非常強大的優(yōu)勢,可以用來(lái)面對5G早期部署中持續的、甚至不斷增加的壓力,以及一直不斷會(huì )發(fā)生的新標準融合。
評論