<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 業(yè)界動(dòng)態(tài) > Arteris IP和Synopsys促進(jìn)神經(jīng)網(wǎng)絡(luò )和異構多核系統級芯片的優(yōu)化

Arteris IP和Synopsys促進(jìn)神經(jīng)網(wǎng)絡(luò )和異構多核系統級芯片的優(yōu)化

作者: 時(shí)間:2018-01-23 來(lái)源:電子產(chǎn)品世界 收藏

  經(jīng)過(guò)硅驗證的商用系統級芯片(SoC)互連IP的創(chuàng )新供應商IP今天宣布,將Ncore Cache Coherent IP與的Platform Architect MCO仿真和分析環(huán)境整合到一起,提高了神經(jīng)網(wǎng)絡(luò )和自動(dòng)駕駛系統級芯片(SoC)設計人員在配置、仿真和分析下一代多核架構的系統級性能及功耗方面的能力。

本文引用地址:http://dyxdggzs.com/article/201801/374808.htm

  對于具有人工智能(AI)和自動(dòng)駕駛系統功能的芯片,這一整合尤為重要,因為這些芯片通常需要使用復雜的緩存、互連和存儲器架構把多個(gè)異構處理組件連接起來(lái), 沒(méi)有快速精確和內部可視性的仿真,所有這些組件都難以分析、優(yōu)化和調整。由于Ncore IP已經(jīng)迅速地被包括恩智浦、東芝和其他在汽車(chē)電子和人工智能方面領(lǐng)先的企業(yè)所采用,把這些企業(yè)的產(chǎn)品和設計流程緊密地結合起來(lái),將使得整個(gè)人工智能和神經(jīng)網(wǎng)絡(luò )系統級芯片市場(chǎng)受益。

  Arteris公司工程副總裁Joe Butler說(shuō):“我們與 Platform Architect的整合為Ncore用戶(hù)提供了對Ncore互連IP及其可配置緩存的內部無(wú)以倫比的可視性,為架構設計人員和設計團隊提供了關(guān)于其系統的詳細知識,從而可以用于進(jìn)一步的優(yōu)化和性能驗證。”他指出,“我們與公司聯(lián)合開(kāi)展的工程已經(jīng)產(chǎn)生了一個(gè)綜合解決方案,這是設計和配置復雜異構多核系統級芯片的最簡(jiǎn)單方法。”

  Ncore IP和Synopsys Platform Architect的整合,為神經(jīng)網(wǎng)絡(luò )和自動(dòng)駕駛系統設計團隊帶來(lái)以下益處:

  · 針對性能和功耗進(jìn)行更早期的架構探索。由于硬件形式的加速器和客戶(hù)自定義的系統緩存體系結構在系統級芯片中應用激增,使用spreadsheets電子表格進(jìn)行這種類(lèi)型的分析已經(jīng)變得不可行。這一整合可以提供更淮確的結果,而且更快。

  · 對Ncore互連內部狀態(tài)的無(wú)與倫比的可視性,從而可以在整個(gè)系統范圍內對高速緩存的統計數據(例如,利用率、命中/未命中等)和互連的度量(例如帶寬、延遲等)進(jìn)行詳細的分析。

  · 更容易地組裝性能模型,以便在系統級芯片范圍進(jìn)行分析;有最大的數據庫提供來(lái)自眾多供應商的IP體系結構模型,並有廣泛的工作負載可供選擇,為仿真提供數據流和激勵信號。

  · 互連模型的性能和靈活性在業(yè)界領(lǐng)先。今天的16納米以下的系統既龐大又復雜。Ncore Fast SystemC模型的性能能夠支持通過(guò)快速分析各種架構方案對復雜的系統級芯片的各種設計參數迸行探索。

  Synopsys公司Verification Continuum解決方案副總裁Chris Tice說(shuō):“開(kāi)發(fā)神經(jīng)網(wǎng)絡(luò )和自動(dòng)駕駛系統級芯片的團隊必須盡快驗證確認候選架構,然后針對性能、功耗和面積進(jìn)行優(yōu)化。”他表示, “這些體系結構可以使用硬件加速器進(jìn)行不同的組合,如果沒(méi)有最先進(jìn)的仿真技術(shù),就很難進(jìn)行分析。將Platform Architect MCO和Ncore結合起來(lái),設計人員就能夠更快地分析整個(gè)異構多核的系統級芯片架構。”

  Arteris公司工程副總裁Joe Butler說(shuō):“我們與Synopsys Platform Architect的整合為Ncore用戶(hù)提供了對Ncore互連IP及其可配置緩存的內部無(wú)以倫比的可視性,為架構設計人員和設計團隊提供了關(guān)于其系統的詳細知識,從而可以用于進(jìn)一步的優(yōu)化和性能驗證。”他指出,“我們與Synopsys公司聯(lián)合開(kāi)展的工程已經(jīng)產(chǎn)生了一個(gè)綜合解決方案,這是設計和配置復雜異構多核系統級芯片的最簡(jiǎn)單方法。”



關(guān)鍵詞: Synopsys Arteris

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>